数字IC设计面试前该做哪些准备?一文为你讲解清楚

很多人在去IC设计公司面试之前不知道该怎么准备,因为没有参加过面试,所以就感觉非常慌张。那么面试前该做哪些准备?怎样才能把个人能力表现出来?相信很多同学都有着这样的疑问。

在这里插入图片描述

首先来了解一下数字IC设计流程

**1.需求分析(制定规格书)。**分析用户或市场的需求,并将其翻译成对芯片产品的技术需求。2.算法设计。设计和优化芯片钟所使用的算法。这一阶段一般使用高级编程语言(如C/C++),利用算法级建模和仿真工具(如MATLAB,SPW)进行浮点和定点的仿真,进而对算法进行评估和优化。

**2.构架设计。**根据设计的功能需求和算法分析的结果,设计芯片的构架,并对不同的方案进行比较,选择性能价格最优的方案。这一阶段可以使用SystemC语言对芯片构架进行模拟和分析。

**3.RTL设计(代码输入)。**使用HDL语言完成对设计实体的RTL级描述。这一阶段使用VHDL和Verilog HDL语言的输入工具编写代码。
4.RTL验证(功能仿真)。使用仿真工具或其他RTL代码分析工具,验证RTL代码的质量和性能。
5.综合。从RTL代码生成描述实际电路的门级网表文件。
6.门级验证(综合后仿真)。对综合产生的门级网表进行验证。这一阶段通常会使用仿真、静态时序分析和形式验证等工具。
7.布局布线。后端设计对综合产生的门级网表进行布局规划(Floorplanning)、布局(Placement)、布线(Routing),生成生产用的版图。
8.电路参数提取确定芯片中互连线的寄生参数,从而获得门级的延时信息。
9.版图后验证。根据后端设计后取得的新的延时信息,再次验证设计是否能够实现所有的功能和性能指标。
10.芯片生产。生产在特定的芯片工艺线上制造出芯片。
11.芯片测试。对制造好的芯片进行测试,检测生产中产生的缺陷和问题。

面试准备:

面试之前充分准备自我介绍,针对外企可以准备一份英文自我介绍,最好能够用英文介绍自己做过的项目或课题。然后最重要的是充分准备好你简历所写的内容,写在简历上的东西一定是你吃透了的。如果有项目的话最好把项目各方面可能会被问到的问题想到。

另外一个容易被忽视的是,好多人对选择工作城市的理由上准备很不充分,要能够给出很合理且具有说服力的理由让面试官相信你确实想要去那座城市工作和生活,表现出自己的诚意。不然就会让面试官怀疑你只是在收割offer.

简历上的表述尽量客观化、专业化,多使用数字和专业术语,尤其是在介绍优化工作的成果或者负责的技术内容的时候要用数字和术语说明。在篇幅上,一页纸还是两页纸不重要,但要把重点内容放前面。

简历准备好后,准备一份800字左右的自我介绍,内容与简历基本保持一致,口语化表达,侧重项目/实习经历介绍,然后背下来。

最后专门做一个文档,把项目里面的设计思路和技术细节都写清楚,把系统框图和架构图都做好,有空多读几次,多画几次,因为即便是自己亲自做过的东西,不复习不练习,面试的时候还是会磕磕巴巴。

面试题目准备:

1.先简单谈谈你现在在做的工作。
2.请谈谈你在学校的学习和项目。
3.请谈谈你对UVM验证方法学的理解。
4.请谈谈UVM组件的关系。
5.举例谈谈UVM组件中的一些常用方法。
6.请谈谈virtual sequencer与sequencer的区别,以及为什么要用virtual sequencer?
7.为什么会有sequence,sequencer,以及driver,为什么要分开实现?这样做有什么好处?
8.你写过assertion吗?assertion分为哪几种?简单描述下assertion的用法。
9.请描述一下你所验过的模块的功能。
10.你对fifo熟悉吗?谈谈如何判断fifo的空满状态?
11.fifo有同步的和异步的,它们有什么区别?
12.对于异步fifo,如何处理空满时的同步问题?还可以采用什么方法?
13.请谈谈验证的思想,验证人员和设计人员思考问题的差异。
14.你们项目中都会考虑哪些coverage?
15.coverage一般不会直接达到100%,当你发现有condition未cover到的时候你该怎么做?16.为什么要尽量避免绝对路径的使用?如何避免?
17. 如何在driver中使用interface?为什么?
18. 你了解UVM的callback机制吗?
19.UVM各component之间是如何组织运行的,是串行的还是并行的?如果串行的,请问是通过什么机制实现各组件之间的运行调度的?
20.对一个加密模块和解密模块进行验证,如果数据先进行加密紧接着进行解密,如果发现输入数据与输出数据相同,能不能说明这两个加解密模块功能解没有问题?为什么?
21.在对一个模块仿真的时候发现:如果输入是一个地址addr,发现dut的输出是一个相同的地址addr,但是参考模型的输出是addr1.请分析可能是什么问题导致的?你会怎么去解决?

以上就是IC修真院总结的数字IC设计面试的分享,想了解更多内容,可以关注IC修真院哦!

  • 2
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值