加法器&译码器
常用MSI组合逻辑电路
加法器:实现二进制加法运算的逻辑器件
半加器,全加器,多位数加法器
半加器:Half Adder (HA)只将两个1位二进制数相加,而不考虑低位来的进位
- B为两个1位二进制数,S为相加结果,C为进位结果
S = A ~^ B
C= AB
半加器逻辑图:
半加器逻辑符号:
全加器:Full Adder (FA)能将本位的两个二进制数和邻低位来的进位数进行相加
- B为两个1位的二进制数,Ci-1 为邻低位来的进位数,
- 求和结果Si, 进位结果Ci
1个数为奇数,Si为1
1个数有两个以上Ci就为1,即就有进位
全加器逻辑符号:
加法器:实现多位加法运算的电路
串行进位加法器:电路简单,运算速度较慢
多个全加器相连
CI输入,CO输出
最终计算结果:
C4S3S2S1S0
超前进位加法器
增加电路复杂性来提高电路运行速度
C1只和A0,B0有关
C2只与A0,B0,A1,B1有关。。。
译码器:
简单逻辑门译码器:
一种高电平有效,一种低电平有效
二进制译码器
二四译码器:
每一种输入都有一个对应的特定输出端有效,全译码,所有输入状态都是有效的
带非号说明输出的有效电平为低电平
三八译码器
二-十进制译码器
输入端有4个,输出端有10个
输入8421BCD码,只有从0000 到1001是有效码
每一个输入信号,都有一个对应的有效输出信号
七段显示译码器
共阳接法数码显示器需要配用输出低电平有效的译码器
共阴接法数码显示器需要配用输出高电平有效的译码器
消隐,灭0:全灭
测试:全亮,检测共阴还是共阳