06ARM异常与中断

异常

概念 :处理器在正常执行程序的过程中可能会遇到一些不正常的事件发生,这时处理器就要将当前的程序暂停下来转而去处理这个异常的事件,异常事件处理完成之后再返回到被异常打断的点继续执行程序

异常处理机制

不同的处理器对异常的处理的流程大体相似,但是不同的处理器在具体实现的机制上有所不同;比如

  • 处理器遇到哪些事件认为是异常事件
  • 遇到异常事件之后处理器有哪些动作
  • 处理器如何跳转到异常处理程序
  • 如何处理异常
  • 处理完异常之后又如何返回到被打断的程序继续执行等

我们将这些细节的实现称为处理器的 异常处理机制

ARM异常源 导致异常产生的事件称为 异常源

FIQ——快速中断请求引脚有效
IRQ——外部中断请求引脚有效
Reset——复位电平有效
Software Interrupt——执行swi指令
Data Abort——数据终止
Prefetch Abort——指令预取终止
Undefined Instruction——遇到不能处理的指令

异常模式

在ARM的基本工作模式中有5个属于异常模式,即ARM遇到异常后会切换成对应的异常模式

异常源FIQIRQReset swiData_Abort Prefetch_AbortUndef_Instruction
异常模式FIQIRQSVCAbortUndef

ARM异常响应

ARM产生异常后的动作(自动完成)

  1. 拷贝CPSR中的内容到对应异常模式下的SPSR_<mode>
  2. 修改CPSR的值
    2.1 修改中断禁止位禁止相应的中断
    2.2 修改模式位进入相应的异常模式
    2.3 修改状态位进入ARM状态
  3. 保存返回地址到对应异常模式下的LR_<mode>
  4. 设置PC为相应的异常向量(异常向量表对应的地址)

异常向量表

  • 异常向量表的本质是内存中的一段代码
  • 表中为每个异常源分配了四个字节的存储空间
  • 遇到异常后处理器自动将PC修改为对应的地址
  • 因为异常向量表空间有限一般我们不会再这里写异常处理程序,而是在对应的位置写一条跳转指令使其跳转到指定的异常处理程序的入口

注:ARM的异常向量表的基地址默认在0x00地址;cortex-A可以通过配置协处理器来修改其地址。

异常返回

ARM异常返回的动作(自己编写)

  1. 将SPSR_<mode>的值复制给CPSR——使处理器恢复之前的状态
  2. 将LR_的值复制给PC——使程序跳转回被打断的地址继续执行

异常优先级

  1. Reset
  2. Data Abort
  3. FIQ
  4. IRQ
  5. Prefetch Abort
  6. Software Interrupt
  7. Undefined instruction

FIQ和IRQ

FIQ的响应速度比IRQ快

  1. FIQ在异常向量表位于最末——可直接把异常处理写在异常向量表之后,省去跳转
  2. FIQ模式有5个私有寄存器(R8-R12)——执行中断处理程序前无需压栈保存寄存器,可直接处理中断
  3. FIQ的优先级高于IRQ
    3.1 两个中断同时发生时先响应FIQ
    3.2 FIQ可以打断RIQ,但RIQ不能打断FIQ
  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值