STM32学习笔记<9.ADC>

1.概述

实现AD转换(模拟信号<连续信号>到数字信号<离散信号>

2.特点

1.位数

比如12位,那么就是2的12次方4096,0~4096对应0~3.3

2.采样频率

如果设置PLCK2为8分频,那么ADCCLK为 72M/8=9MHz。
最大的采样周期是239.5个周期,那么最小采样频率:9M/(239.5+12.5)=35.7KHz

举例:

我们的输入信号是50Hz (周期为20ms),初步定为1周期2500个采样点,(注:一周期最少采20个点,即采样率最少为1k) ,每2个 采样点间隔为 20ms /2500 = 8 us

ADC可编程的通道采样时间 我们选71.5周期,则 ADC采样周期一周期大小为

8us /71.5 。 ADC时钟频率约为 9 MHz。(71.5/8)

将PCLK2 8 分频后作为ADC 的时钟,则可知ADC 时钟频率为 9MHz

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值