数字集成电路
love小酒窝
东大电子本硕,菜鸡一枚
展开
-
面试题 - 二输入比较器实现排序算法
面试题 - 二输入比较器实现排序算法@(数字集成电路基础)1. 问题描述给定8个数,以及若干二输入的比较器(可以将两个输入排序)。要求在单周期内实现8个数的排序,并使用最少的比较器个数。(乐鑫)(距离面试已经过了很久,抽空整理一下当时的题目)2. 问题解析乍一看,排序算法,这不是个算法题么,将8个数排下序,脑子里最先出来的是什么冒泡,选择,插入排序…赶紧打住,我们现在在讨论电路,不要走错片场了。实际上题目限定了二输入的比较器,所以方向很明确,现在已经有二输入排序模块,我们要用这个二输入的模块原创 2020-07-27 15:43:49 · 3416 阅读 · 6 评论 -
数字集成电路 -- 各种计数器简介
数字集成电路 – 各种计数器简介@(知识点汇总)文章目录数字集成电路 -- 各种计数器简介1. 环形计数器2. 扭环形计数器3. 线性反馈移位寄存器4. 行波计数器1. 环形计数器https://wenku.baidu.com/view/73ec140bba1aa8114431d945.html N个寄存器构成的环形计数器,状态数:N 2. 扭环形计数器https://wenku.baidu.com/view/73ec140bba1aa8114431d945.htmlN个寄存器构原创 2020-06-07 22:33:32 · 2676 阅读 · 0 评论 -
专用集成电路 -- 运算电路 (加法器,乘法器,移位器)
专用集成电路 – 运算电路@(知识点汇总)文章目录专用集成电路 -- 运算电路1. 二进制加法器1.1 逐位进位加法器1.2 静态CMOS加法器1.3 镜像加法器(mirror adder)1.4 传输门型加法器1.5 曼彻斯特进位链加法器1.6 进位旁路加法器(Carry-Bypass Adder)1.7 线性进位选择加法器(Linera Cary-Select Adder)1.8 平方根进位选择加法器(Square-Root Carry-Select Adder)1.9 超前进位加法器(Carry-原创 2020-05-09 17:46:55 · 8509 阅读 · 0 评论 -
专用集成电路 -- CMOS组合逻辑设计
专用集成电路 – CMOS组合逻辑设计文章目录专用集成电路 -- CMOS组合逻辑设计1. 静态互补CMOS1.1 阈值损失1.2 两输入与非门实例1.3 延时与扇入的关系1.4 解决大扇入的方法2. 组合逻辑性能优化2.1 逻辑努力,门努力2.2 组合逻辑链最小延迟计算3. CMOS逻辑门中的功耗3.1 开关活动性的静态部分3.2 开关活动性的动态虚假翻转3.3 降低组合逻辑的开关活动性4. ...原创 2020-05-05 19:16:46 · 6970 阅读 · 1 评论 -
专用集成电路 -- 反相器
专用集成电路 – 反相器@(知识点汇总)《数字集成电路–电路、系统与设计》第二版 复习笔记[TOC]Chapter 11.反相器的电压传输特性 (VTC) VOHV_{OH}VOH: 额定高电压VOLV_{OL}VOL : 额定低电压VMV_{M}VM : 门阈值电压(开关阈值电压,非晶体管VT)是Vout=VinV_{out}=V_{in}Vout=Vin的...原创 2020-05-01 16:51:35 · 10907 阅读 · 7 评论 -
Verilog -- 阻塞与非阻塞的仿真与综合
Verilog – 阻塞与非阻塞的仿真与综合文章目录Verilog -- 阻塞与非阻塞的仿真与综合基本概念Verilog层积事件列(stratified event queue)示例:自触发的always块阻塞和非阻塞的综合问题非阻塞赋值和$display0延时建议参考 Clifford E. Cummings, Sunburst Design, Inc. “Nonblocking Assi...原创 2020-04-14 23:43:48 · 1179 阅读 · 0 评论 -
Design-for-Testability(DFT)的基本知识点
Design-for-Testability(DFT)的基本知识点文章目录Design-for-Testability(DFT)的基本知识点基础知识1. CP和FT2. 测试工程师需要考虑什么3. 什么是DFTFault ModelFault class hierarchyDFT MethodsAd-hocScan:逻辑BISTBoundary ScanDFT-ScanD算法:Scannable...原创 2020-04-14 15:37:27 · 6333 阅读 · 0 评论 -
异步FIFO的verilog代码实现(包含将满和将空逻辑)
目录 异步FIFO的verilog代码实现(包含将满和将空逻辑) 异步FIFO简介 异步FIFO关键技术1 -- 读写信号跨时钟域同步 异步FIFO关键技术2 -- 读写地址的比较 异步FIFO关键技术3 -- 将满和将空的产生 FIFO逻辑图 ...原创 2020-03-07 23:20:00 · 5486 阅读 · 2 评论 -
跨时钟域处理方法总结
目录 跨时钟域处理 1. 异步时序定义 2. 亚稳态 3. 同步策略 方法一:双锁存器 方法二:握手信号(结绳法) 方法三:异步双口RAM+格雷码 跨时钟域处理为了彻底理...原创 2020-03-08 10:54:00 · 8399 阅读 · 2 评论 -
异步复位和同步释放电路的详细解释
转载自:http://blog.csdn.net/gtatcs/article/details/8931123https://www.cnblogs.com/qidaiymm/p/4959445.htmlhttp://www.xue5.com/Developer/Software/665219.html1、首先给出异步复位信号亚稳态的原因: 复位结束也就是释放的时刻恰在时钟上...原创 2020-03-05 13:46:00 · 391 阅读 · 0 评论 -
VLSI基础-- 第六章 时序逻辑电路
第六章 时序逻辑电路1. 组合电路和时序电路的区别组合电路:输出是当前输入的函数时序电路: 输出是当前输入和之前输入(状态)的函数2. 状态机Moore状态机:输出仅仅与当前状态有关;Mealy状态机: 输出同输入和当前状态均有关。3. 双稳态结构双稳态器件是存储器件的基本模块,双稳器件的的一种电路结构是:交叉耦合反相器 结构。双稳态器件存在两种状态:稳定态和亚稳态。双稳...原创 2020-02-24 23:26:23 · 2737 阅读 · 0 评论