【原创】【verilog】分频器设计--支持自定义占空比和输出频率

module clk_div(clk_in, clk_out);
   parameter DUTY = 20; //定义脉冲的占空比
   parameter VAL = 100;
   input      clk_in;
   output reg clk_out;  //在always语句中赋值的变量必须定义为REG类型
  
   integer cnt = 0; //定义计数变量
  
   always@(posedge clk_in)
   begin
      cnt = cnt + 1;
      if(cnt==VAL)
         cnt = 0;
      if(cnt<VAL*DUTY/100)
         clk_out = 1;
      else
         clk_out = 0;   
   end
endmodule

posted on 2010-03-14 21:44  苏长青 阅读( ...) 评论( ...) 编辑 收藏

转载于:https://www.cnblogs.com/suchangqing/archive/2010/03/14/1685753.html

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值