
fpga
文章平均质量分 65
烹小鲜啊
这个作者很懒,什么都没留下…
展开
-
XILINX FPGA DDR 学习笔记(一)
显然我们一般的应用很少用到128Bit的位宽,一般是8bit、16bit所以两种位宽是无法进行直接通信的需要一个缓冲区域,这个就是内部FIFO。DDR 内存的本质是数据的存储器,首先回到数据的存储上,数据在最底层的表现是地址。memory arry 就是储存单元上图表示的是32678行 ,128列,每个储存单元有128个bit,有0~7 一共8个BANK。显然DDR储存单元一次操作需要外部8次操作才跟的上,两边的时钟频率是需要成倍数关系的,DDR一个时钟操作两次。这里数据表现的最小单元是一个数据储存单元。原创 2024-05-25 22:15:41 · 1000 阅读 · 0 评论 -
Xilinx ZYNQ 7000 HDMI
HDMI在TMDI基础上进行在扩展,在原有TMDI基础上每个通道多传输4 bit位宽的信息,可以用来传输声音,字幕等等。TMDS有三个串行通道,分别为Channel 0,Channel 1,Channel 2 ,Pixel Clock。在Channel 0,Channel 1,Channel 2上分别传输Blue,Green,Red 分量的颜色信号。并行传输需要使用大量位宽,在传输线上1 BIT就需要一根线,并行传输必然会产生大量的传输线,线越多传输越困难。同时在消隐期传输是加入了跟过的冗余数据。原创 2023-03-08 16:26:21 · 729 阅读 · 1 评论 -
XILINX FPGA OV5640 摄像头驱动(一)
最后盘子里面的烧鸭是最后要的图像。感光矩阵的信号是模拟的所以也会同比例的放大噪声信号。AMP是一把双刃剑,放大的信号的同时会引入跟多的噪声,降低信噪比。信噪比是图像传感器永恒的主题,几乎所有的优化都是围绕信噪比。image area:说的是感光矩阵,CMOS图像传感器的最核心部分,接收光照产生电信号的部分。这样做的目的是省去了后端图像处理设备的开销,OV5640可以直接提供可供使用的图像。ISP:附加模块,高度定制化的图像处理器,使用各种寄存器控制图像参数处理ADC的RAW数据。colcmn、rom。原创 2023-01-23 22:44:19 · 3174 阅读 · 0 评论 -
FPGA 按键消除抖动(Nexys3)
FPGA按键原创 2022-08-22 22:23:01 · 502 阅读 · 0 评论 -
Verlog 和 RTL 、综合 (XILINX XC7Z020)
fpga原创 2022-07-08 23:14:29 · 951 阅读 · 0 评论