ADC采样率,符号率

本文介绍了FPGA中常见的速率概念,包括ADC的采样率、符号率和数据驱动时钟速率。ADC采样率是指每秒钟采样的次数,如512ksps。对于IQ正交采样,每个ADC每秒采样512k次,12bits的数据输出。符号率则是考虑通道数和位宽后的数据传输速率,例如单通道AD9361的符号率为1024k*16b/s。数据驱动时钟速率通常为采样率的4倍,因为涉及双通道、IQ两路和DDR模式等因素。
摘要由CSDN通过智能技术生成

在FPGA当中有几个速率名词很常用。ADC的速率算是一个,数据时钟速率是一个,符号率是一个。本文做一个区分

ADC速率:ADC的采样率一般是一个固定值,比如说一个非常垃圾的ADC采样率是512ksps,也就是512k samples/s,每秒钟采512k个样本。常见的是IQ正交采样器,也就是ADC会对IQ两路的模拟信号进行同时采样,当然这里需要两个ADC,那么这个速率应该就是说每个ADC的速率都是每秒采512k个样本。对于一个12bits的ADC,那么一次采样的输出就应该是12bits的I和12bits的Q。

符号率:接上,如果是单通道,只有一路I和一路对应的Q,那么这里的符号率应该是1024k*16b/s。如果是AD9361的双通道芯片,而且同时工作的情况下,在后面样本不出现拥塞的速率就应该是2048k*16b/s。

数据驱动时钟速率:可能与具体的系统构成有关。还以AD9361举例的话是这样,在4个通道全部工作的情况,2r2t,ddr,fdd,lvds的模式下,要以12bits的数据线传输给FPGA的话数据驱

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值