MII接口

MII接口

一、MII(Media Independent Interface)说明
" e7 z/ ^. c4 O- K1 @% Y' P  OMII接口在MAC和PHY之间提供一条百兆位速率的通路,其特点如下:
' c; f9 H# c; R3 z1.支持10Mbps和100Mbps速率的数据传输及其管理功能; 1 F& O4 n7 w% F6 m+ t/ `2 j
2.提供独立的4位宽数据收发通道 1 L/ Z5 m  }2 L: h/ u
3.数据和控制信号需要时钟同步 0 I% h1 ]! J6 l
4.提供一个简单管理接口
! ~8 F, j* G& x( }7 P. _1 p3 X5.使用TTL信号电平,兼容通用的数字CMOSASIC处理
) s$ @  O0 D( X" Y0 y7 @, M7 b6.使用屏蔽线缆可提供有限长度的驱动能力
- T. v8 N# i! ]% ]7 A7.提供全双工操作
! B  u$ X* |# o3 W+ D二、信号定义: ' _* D' o' v' p; a9 d
TX_CLK:发送时钟,为TXD[0:3]、TX_ER、TX_EN信号提供参考时钟,PHY输出。
5 a& }1 e$ N1 z7 @RX_CLK:接收时钟,为RXD[0:3]、RX_ER、RX_DV信号提供参考时钟,由PHY端提供。
1 K; C- T- F" }( P8 m4 l9 FTX_EN: Transmit  enable ,TX_EN和TX_ER是一起作用表示数据已经由Reconciliation Sublayer 放到MII接口数据线上,同前导码的第一个字节同时有效,并且保持到所有的传送数据都已经放到MII接口。TX_EN信号是由MAC端提供,与TX_CLK保持同步。 ! V' Z, |( a7 e' P: l
TX_ER:  Transmit code error,TX_ER有效代表在此段时间内在TXD信号线上传输的数据信号是无效的。TX_ER信号是由MAC端提供,与TX_CLK保持同步。
. }9 ^$ _0 j5 G3 l$ ^& ~' h0 `; ZTXD[3:0]:Transmit data,发送数据,4位数据宽度,由MAC 的Reconciliation sublayer提供,与TX_CLK 保持同步。 当TX_EN和TX_ER都无效情况下,TXD上信号是无效的。
. s0 @, L  V! ^5 M/ K) J- @  `RX_DV:Receive data valid,接收数据有效,由PHY驱动,与RX_CLK 保持同步,表示已经把经过恢复和解码好的信号放在了数据线上,此信号必须先于帧开始界定符(SFD)有效,在帧结束界定符(EFD)后无效。 # l1 /) ~3 A* I, O/ ]& h
RX_ER:Receive error,RX_ER有效且在RX_DV有效的情况下,表示 RXD信号线上传输的信号存在错误。RX_ER由PHY驱动,与RX_CLK 保持同步。
% S; w4 ]5 A2 DRXD[3:0]:Receive data, 接收数据,4位数据宽度,由PHY提供,与RX_CLK 保持同步。
' P$ U( P, o! U  D2 S0 mCRS:Carrier sense,载波检测.由PHY提供,不需要同时钟同步。PHY工作在半双工模式下时,当接收或发送媒质中任意一个处于非空闲模式下时由PHY驱动CRS有效,在接收和发送媒质都处于空闲模式时,使CRS信号处于无效。 4 ^3 /' I8 J' j2 X
COL:Collision detected,冲突检测。 由PHY驱动,不需要同时钟同步,当检测到媒质上有冲突的时候驱动有效,并且保持到冲突结束。 2 h4 ?2 {$ o+ n0 s+ j
三、信号速率与带宽: : d% q5 m3 X$ }! J3 b' F3 g
100Mbps模式下MII接口时钟频率为25MHz;数据通路为4位并行通路,且MII接口上传送的信号不需经过编码,故信号带宽最高为25* 4=100 Mbps。 2 e7 i" h3 ?/ E" }0 Y
10Mbps模式下MII接口时钟频率为2.5MHz;数据通路为4位并行通路,且MII接口上传送的信号不需经过编码,故信号带宽最高为2.5* 4=10Mbps。 + m7 Y6 d5 V, ?4 d
四、信号电平: & ?( q2 y0 |$ m3 W( _
使用TTL电平标准,设备工作电压兼容5.0V与3.3V。需注意,当MII接口的状态发生改变时,MII接口的接收端的直流输入电压相对地信号的容限为0~5.5V;发送端的高电平输入相对地信号的容限为-1.8V~7.3V。瞬时持续时间不能超过15ns。直流源阻抗不能超过Rohmin。瞬时源阻抗不能小于(68×0.85=)57.8欧姆。 5 }* C6 /( @; F0 P/ D3 y/ ]) m
特性阻抗Zo应为68欧姆±15%。 / L2 B4 p/ z; W' j0 s8 O
驱动器端的电气特性:
/ I; Z3 @. }# u0 M8 M+ a4 Y直流特性:输出的高逻辑电平Voh应不小于2.4V,输出电流Ioh为-4.0mA。输出的低电平Vol应不大于0.4V,输出电流为4.0mA。 $ V2 }4 u1 O; g- O8 ]; @* v" Y% G
接收端的电气特性: 9 ]' Q5 J% N& W6 {
门限电压:高电平需大于等于2.00V,应此Vihmin=2.00V。低电平需小于等于0.8V,因此,Vilmax=0.8V。介于Vilmax与Vihmin之间的信号为无效信号。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值