FPGA开发 -- Vivado使用VSCode编译带图文(安装 语法校验 自动缩进 )

目录

一 前言

Vivado 版本

Vivado 2018.03

芯片

ZYNQ-XC7Z010

VSCode

安装最新版本就行

二 Vivado 设置编译方式

Tools

 Text Editor

设置 VSCode 地址

​编辑三 VSCode 插件安装

1. Verilog HDL/SystemVerilog

 打开vscode,打开拓展界面

 环境变量设置

2. SystemVerilog

​编辑 设置为默认缩进软件(如图所示)

3. Verilog HDL

🫡欢迎进行技术讨论🫡


一 前言

最近开始学习FPGA的开发,下面就我个人学习的一个阶段做一个总结与记录,以及分享我所找到的一些资料给大家做个参照~~文中有不足之处望指教。

这个文章主要包含了 Vivado 的安装 以及如何使用 VSCode 进行代码部分的编写,当然也有很多其他的编辑器可以使用,开发的平台选择好了我们也可以事半功倍~~ 

我是因为我开发STM32的时候就是使用 VSCode 编辑器进行开发的,就难得去下载其他编辑器了


Vivado 版本

Vivado 2018.03

给大家附上安装包连接等,安装教程我就不一一叙述了,直接放到网盘中

主要安装不要有中文就行啦!
Vivadoicon-default.png?t=N7T8https://pan.baidu.com/s/1EU-_VPD-O8kaTjkv7DYLZg?pwd=xzy0%C2%A0

芯片

ZYNQ-XC7Z010

Zynq-7000 系列芯片是基于Xilinx 的可扩展处理器平台架构(Extensible
Processing Platform, EPP),将双核ARM Cortex-A9 处理器和FPGA 可编程逻辑单
元集成在一颗单芯片中,从而构成了PS(Processing System)加PL(Programmable
Logic)的单芯片SoC 解决方案。

初学来讲,这款芯片性价比较高,也有完善的学习资料

VSCode

安装最新版本就行

VSCode官网icon-default.png?t=N7T8https://code.visualstudio.com

二 Vivado 设置编译方式

Tools

点击 Tools 的 Setting 功能

 Text Editor

点击  Text Editor 中的 最后一个选项

设置 VSCode 地址

将我们安装的 VSCode 编辑器地址复制放入 Editor 中

红色字为需要修改的部分 修改后将尾部文字复制粘贴即可

D:\Program\VSCode\Microsoft VS Code\Code.exe -g [file name]:[line number]

三 VSCode 插件安装

1. Verilog HDL/SystemVerilog

是实现语法高亮,自动补全、列出端口等,直接在vscode 插件库中,搜索 Verilog HDL/SystemVerilog 下载即可。

 打开vscode,打开拓展界面

 环境变量设置

2. SystemVerilog

语法自动缩进

 设置为默认缩进软件(如图所示)

3. Verilog HDL

🫡欢迎进行技术讨论🫡


⚠️⚠️END⚠️⚠️


  • 1
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

阿柒学起来

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值