Xilinx PCI Core BAR2读操作时序图

本设计将Xilinx PCI Core的PCI BAR2空间通过跨时钟域同步设计,映射至板载本地晶振时钟域,主要应用于基于FPGA设计的PXI多通道模块。
注:
1)本时序图不是完整的设计源文件,除图中已有的备注外,没有提供其它的设计说明;
2)阅读本时序图,需要熟悉Xilinx PCI Core,PCI总线规范,FPGA跨时钟域设计原理;
3)图中上部蓝色、绿色、黄色加粗信号即为Xilinx PCI Core的信号。
在这里插入图片描述

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值