SRIO
FPGA srio
FPGA_Linuxer
这个作者很懒,什么都没留下…
展开
-
Xilinx FPGA(KCU1500) 通过RapidIO实现光纤互连 Altera Srio
项目需要通过QSFP光纤实现互连,硬件采用Xilinx的KCU1500和Altera芯片Stratix_IV系列的EP4SGX230芯片互连,最初因为本人没有用过xilinx的Srio,本想偷个懒直接用过8B/10B编码实现互连,进行数据传输,实际也是可以实现的,但是测试发现存在 字节不对齐的问题,https://blog.csdn.net/jingjiankai5228/article/details/104213874问题也得到解决,但是项目需要实现断开自动重连,测试发现无法实现自动重连,索性放弃8B原创 2020-11-27 22:49:18 · 3131 阅读 · 4 评论 -
【高速接口-RapidIO】6、Xilinx RapidIO核仿真与包时序分析
原文:https://www.cnblogs.com/liujinggang/p/10123498.html 提示:本文的所有图片如果不清晰,请在浏览器的新建标签中打开或保存到本地打开 一、软件平台与硬件平台 软件平台: 操作系统:Windows 8.1 64-bit &nbs...转载 2020-11-24 21:25:11 · 1486 阅读 · 0 评论 -
【高速接口-RapidIO】5、Xilinx RapidIO核例子工程源码分析
原文:https://www.cnblogs.com/liujinggang/p/10091216.html 提示:本文的所有图片如果不清晰,请在浏览器的新建标签中打开或保存到本地打开 一、软件平台与硬件平台 软件平台: 操作系统:Windows 8.1 64-bit &nbs...转载 2020-11-24 21:23:25 · 1457 阅读 · 0 评论 -
【高速接口-RapidIO】4、Xilinx RapidIO核详解
原文:https://www.cnblogs.com/liujinggang/p/10072115.html 一、RapidIO核概述 RapidIO核的设计标准来源于RapidIO Interconnect Specification rev2.2,它支持1x,2x和4x三种模式,每通道的速度支持1.25Gbaud,2.5Gbaud,3.125Gbaud,5.0Gbaud和6.25Gbaud五种。 ...转载 2020-11-24 21:21:31 · 1988 阅读 · 0 评论 -
【高速接口-RapidIO】3、RapidIO串行物理层的包传输过程
原文:https://www.cnblogs.com/liujinggang/p/10005431.html 一、引言 前几篇文章已经谈到RapidIO的协议,串行物理层与控制符号。 RapidIO协议包括读事务(NREAD),写事务(NWRITE),流写事务(SWRITE),有响应的写事务(NWRITE_R),原子操作(ATOMIC),维护操作(MAINTENANCE),门铃事务(DOORBELL)...转载 2020-11-24 21:20:18 · 646 阅读 · 0 评论 -
【高速接口-RapidIO】2、RapidIO串行物理层的包与控制符号
原文:https://www.cnblogs.com/liujinggang/p/9932150.html 一、RapidIO串行物理层背景介绍 上篇博文提到RapidIO的物理层支持串行物理层与并行物理层两种,由于Xilinx 部分FPGA内部已经集成了串行高速收发器,所以用FPGA实现RapidIO大多都是基于串行物理层的。本文将主要...转载 2020-11-24 21:18:56 · 583 阅读 · 0 评论 -
【高速接口-RapidIO】1、RapidIO协议概述
原文:https://www.cnblogs.com/liujinggang/p/9925859.html 一、RapidIO背景介绍 RapidIO是由Motorola和Mercury等公司率先倡导的一种高性能、 低引脚数、 基于数据包交换的互连体系结构,是为满足和未来高性能嵌入式系统需求而设计的一种开放式互连技术标准。RapidIO主...转载 2020-11-24 21:17:22 · 1532 阅读 · 0 评论