FPGA 作业一

这篇博客详细介绍了高速EDA设计作业一的内容,包括实验前的注意事项,如实验流程、node finder的使用和vwf波形激励设置。实验部分涉及拼接4-16译码器及使用161计数器完成不同计数需求,实验过程中观察到组合逻辑电路的竞争-冒险现象。
摘要由CSDN通过智能技术生成

高速EDA设计 作业一

一 实验前注意事项

1 实验流程

  1. 新建bdf文件画出电路图
  2. 编译,编译后才能在node finder中找到相应管脚
  3. 新建vwf文件,先用node finder添加需要观察的信号,然后设置激励
  4. 观察波形

2 node finder使用

  • 打开vwf文件后,在信号导航栏右击鼠标,选择insert->insert node or bus
  • 确认原理图编译完成后,点击node finder中的list可列出输入输出信号

3 vwf波形激励

  • 在某信号的行,按下鼠标并拖动,选取激励区间
  • 信号导航栏左侧可用于设置各种激励类型
  • 设置波形结束时间end time,在edit->End Time中设置
  • 给输入设置周期信号,使用导航栏左侧闹钟样式激励

实验1:拼接4-16译码器

1 电路图bdf文件

4-16译码器

2 vwf激励结果

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值