AIR724硬件
文章平均质量分 63
l531798151
这个作者很懒,什么都没留下…
展开
-
合宙Air724UG Cat.1模块硬件设计指南--模块特性
支持 H.264, H.263, MPEG4, MJPG HVGA格式 @ 25fps。LTE-TDD速率:上下行配比2:DL 8Mbps/ UL 2Mbps。LTE-TDD速率:上下行配比1:DL 6Mbps/ UL 4Mbps。LTE-FDD速率: DL 10Mbps/ UL 5Mbps。支持1.4/3/5/10/15/20MHz射频带宽。1路SPEAKER接口,最大接8Ω,1W喇叭。支持USIM/SIM卡:1.8V和3V。正常工作温度:-35°C~+70°C。极限工作温度:-40°C~+85°C。原创 2023-06-28 09:38:36 · 378 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--LCD选型指南
Cat.1模块(型号为:Air720Ux、Air722Ux、Air724Ux、Air820Ux模块)支持一路LCD专用SPI接口,用于驱动SPI LCD屏幕。Air722UG-NMM 支持一路 MIPI LCD 接口,用于驱动 MIPI LCD 屏幕,其他型号不支持 MIPI LCD。支持格式: YUV4 : 2 : 0;已支持 800*480,理论上可支持更高分辨率,但是会占用更大内存,需要根据应用来确认是否满足。支持1.8V /2.8V LCD屏幕。内置图像处理单元GOUDA。屏型号 分辨率 宽度。原创 2023-06-28 09:32:33 · 693 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--Wifi扫描
如果在MinChannelTime这段期间媒介非常忙碌,就继续等候一段时间,直到最长的信道时间(即MaxChannelTime)超时,然后处理任何的Probe Response帧。Air724UG具有WiFi Scan功能,支持2.4G频段下的802.11b,802.11g,802.11n等WiFi技术协议,结合模块本身支持的蓝牙功能,二者共用一路天线。3、同时包含TTS和FLOA后缀的版本,若版本号< = 0026 或者版本号<=3024,则不支持wifi,后续可以支持。原创 2023-06-27 13:28:32 · 1417 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--外部SPI Flash
VCC_LCD DO 83 V_GLOBAL_1V8 输出 1.6-3.3V, 默认电压是 1.8V, IOmax=200mA,可用于给 LCD 供电可以根据选用的 QSPI Flash 的型号来配置输出电压。V_GLOBAL_1V8 DO 10 V_GLOBAL_1V8 LDO 输出,固定输出 1.8V,IOmax=50mA 开机后默认打开,不能关闭。FLASH1 LCD_CS spi_flash1_sio_1 39 FLASH1的数据信号。原创 2023-06-27 13:21:24 · 654 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--原理图设计注意事项
电源建议接个dc转dc ,负载电流2A,到模块vbat脚,如果输入电压比较高,建议先转成5v,再经过dc/dc变为4v给到模块供电,压差大容易有浪涌窜入模块,从而打坏模块,vbat管脚旁需放置大于100uf钽电容 ,100pf,33pf,100nf电容,模块连基站大电流时,电压会有跌落,最好单独供电。(6)gpio_9,gpio_10,gpio_11,gpio_12 如果要外接电平转换电路时,用电平转换 芯片,不要用三级管和mos管,如果用配置输出为低时,开机会有3s左右高电平。原创 2023-06-25 21:00:44 · 1187 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--看门狗
LuatOS-Air153B 的第 6 脚 WDI 是喂狗输入管脚,WDI 管脚的电压域 VBAT, 无法和模块直接相连,故这里加了一颗 NPN 三极管 Q14 来做电平转换,模块的喂狗输出管脚默认使用 GPIO_7;由于模块的软件升级时间是在1分钟内,故在模块升级软件的时候不会受到 LuatOS-Air153B 的干扰;LuatOS-Air153B 是上海合宙通信科技有限公司推出的一款硬件看门狗芯片,可以配合 LuatOS-Air 模块一起使用。另外主芯片死机情况下,reset键也可以硬重启。原创 2023-06-25 20:54:11 · 609 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--LCD专用SPI接口
LCD_CS WAKEUP_OUT (GPIO_3) 39 LCD_CS O SPI LCD 片选 VILmin=-0.3V VILmax=0.6V VIHmin=1.2V VIHmax=2.0V VOHmin=VCC_LCD。LCD_SEL NET_MODE (GPIO_4) 57 LCD_SEL O SPI LCD 选择 同上 ** 目前还未支持 **LCD_CLK AP_WAKEUP_MODULE (GPIO_2) 40 LCD_CLK O SPI LCD 时钟信号 同上。原创 2023-06-24 20:47:35 · 838 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--天线接口
阻抗线阻抗的相关参数有:PCB 的介电常数,PCB 的厚度,阻抗线的宽度,阻抗线到同层 GND 的宽度以 及 PCB 的叠层结构。对于 4层或者 4 层以上的板子,PCB 的叠层不同,走线的阻抗差别非常大,推荐让 PCB 板厂来做阻抗控制。答:任何一款规范的产品,天线设计至关重要,一定要到正规的天线厂,针对整机,对天线做匹配性调试。50 欧姆特性阻抗,不推荐使用PCB板载天线,建议使用调试过的FPC天线或棒状天线。2.天线厂在调试天线时,根据前期的评估与实际环境,确定天线以及天线匹配电路;原创 2023-06-24 20:42:00 · 926 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--键盘接口
在电路设计中,通常需要较多的外部输入,如果每个按键都单独去占用一个IO接口,就会非常浪费资源,为了减少I/O口的占用,通常将按键排列成矩阵形式,即矩阵键盘。扫描键盘输入0,与UBOOT复用,此管脚在模块开机动作完成之前不能进行拉高,电压域为V_GLOBAL_1V8。扫描键盘输出管脚,电压域为V_GLOBAL_1V8。扫描键盘输出管脚4,与UART3_RXD复用,电压域为V_GLOBAL_1V8。扫描键盘输出管脚5,与UART3_TXD复用,电压域为V_GLOBAL_1V8。LUA开发相关API。原创 2023-06-23 22:34:50 · 1167 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--LDO电源输出
丝印中的LCD_DIO、LCD_RS、LCD_CLK、LCD_CS对应GPIO0、1、2、3;V_GLOBAL_1V8 65 1.8V IO电平参考电压 Vnorm=1.8V IOmax=50mA 固定1.8V 软件无法控制。VCC_LCD 81 输出1.6-3.2V,默认电压是1.8V LCD接口供电 IOmax=200mA 给LCD供电。–丝印中的IO_0、IO_1、IO_2、IO_3、IO_4并不对应GPIO0、1、2、3、4。注意:1.给外部器件供电时注意不要超过LDO的最大电流。原创 2023-06-23 22:32:24 · 760 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--GPIO控制
合宙Air724UG Cat.1模块硬件设计指南--GPIO控制原创 2023-06-22 20:53:03 · 1267 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--PWM接口
合宙Air724UG Cat.1模块硬件设计指南--PWM接口原创 2023-06-22 20:52:10 · 231 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--SDIO接口
SDIO(Secure Digital Input and Output)全称为安全数字输入输出接口,在协议上和SPI类似是一种串行的硬件接口,通信的双方一个作为HOST,另一端是Device,所有的通信都是由HOST端发送命令开始的,Device端只要解析相应的命令,就可以正常通信了。比较常见的应用是用来外接SD卡或者MicroSD Card(也叫TF卡)。将SD卡接到模块上,操作对应软件便可以实现通过模块来操作SD卡中的文件内容。接口仅支持外接TF卡功能,电压域为VMMC。MMC1_DAT2。原创 2023-06-21 21:02:49 · 499 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--Camera接口
SPI Camera数据输入0与数据输入1,上电状态默认下拉输入。Camera的I2C接口,上电状态默认上拉输入。Camera数字部分电源,1.4V~2.18v/100mA ,默认1.8V。Camera模拟部分电源,1.6V~3.2v/100mA ,默认1.8V。SPI Camera 时钟输入,上电状态默认下拉输入。Camera 基准时钟,上电状态默认下拉输入。关闭Camera,上电状态默认下拉输入。重启Camera,上电状态默认下拉输入。2.Camera的I2C接口,上电状态默认为上拉输入。原创 2023-06-21 20:58:24 · 598 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--通用SPI接口
SPI(Serial Peripheral interface)接口,是一种高速的,全双工,同步的通信总线,并且只需使用四根线,节约了其设计时占用的管脚,同时为 PCB 的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的产品集成了这种通信协议。当有多个从设备的时候,因为每个从设备上都有一个片选引脚接入到主设备机中,当我们的主设备和某个从设备通信时将需要将从设备对应的片选引脚电平拉低或者是拉高。SPI接口为同时发出和接收串行数据,可当作主机或从机工作,各管脚默认上电状态为下拉输入。原创 2023-06-20 19:34:25 · 186 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--数字语音接口
相比于模拟接口,数字音频接口抗干扰能力更强,硬件设计简单,DAI在音频电路设计中得到越来越广泛的应用。I2S和PCM接口定义都一样,本质就是PCM,只不过是在硬件FPGA程序的作用下,支持对原始的PCM数据按照一定的格式进行整理排列。管脚名 I2S2_LRCK、I2S2_BCK、I2S2_SDAT_OUT、I2S2_SDAT_IN。各管脚默认上电状态为下拉输入,作为1.8V的IO使用时建议使用模块的V_GLOBAL_1V8 引脚实现高电平。PCM_SYNC 帧同步时钟信号。PCM_CLK 数据时钟信号。原创 2023-06-20 19:31:51 · 418 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--模拟语音通道
扬声器(SPK)输出,耳机(HP)输出和听筒(RECEIVER)输出,都可以作为外部PA的功放输入端,可根据使用的外接PA的规格进行设计。2.插入耳机后,耳机插座的 Pin3 和 Pin4 之间导通,并连接到左声道的耳机喇叭,左声道的耳机喇叭等效于32欧姆的接地电阻,故 HP_DET 被拉低变成低电平;3.拔出耳机后,耳机插座的 Pin3 和 Pin4 之间断开,因为不需要给22uF 的电容充电,HP_DET 马上变成了高电平,不会出现耳机拔出检测过慢的问题。需要通过一个单独的过孔直接连接到主GND。原创 2023-06-18 19:44:46 · 1821 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--I2C接口
1.如下是I2C接口的参考线路,注意模块I2C只能做主设备,外部需要上拉,在配置FAST速率时,上拉电阻阻值不要大于4.7K。I2C1 CAMI2C_SCL1 I2C1_SCL 121* 51 28 3 I2C1时钟信号。I2C3 ZSP_UART_TXD I2C3_SCL 66 7 20 49 I2C3数据信号。I2C2 I2C2_SCL I2C2_SCL 41 32 86 1 I2C2时钟信号。I2C2 I2C2_SDA I2C2_SDA 42 31 87 2 I2C2数据信号。原创 2023-06-18 19:36:39 · 551 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--SIM卡接口
SIM_CD手动拉高接地的具体方法就是拿一根下图中的线,一端焊到SIM_CD,另外一端需要接地的时候插到开发板的GND,需要拉高的时候就从GND拔掉(SIM_CD已经有内部拉高)。5:示波器测试下sim_vdd波形,有个1.8-3.3v的高电平跳变,如果波形正常,一般是卡座和模块引脚之间问题,要识别到卡,才会有电压输出。2)在软件上,需要开机输入AT+CSDT=1打开SIM卡热插拔功能。当SIM卡拔去时,USIM_CD变低产生中断,触发模块的判断流程,USIM_CD为低会被判断为拔卡,并上报相应的URC。原创 2023-06-16 22:50:08 · 3185 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--USB接口
合宙Air724UG Cat.1模块硬件设计指南--USB接口原创 2023-06-16 22:42:59 · 2309 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--UART接口
串行接口简称串口,同时串口又分为同步收发串口与异步收发串口两种方式,而CAT1模块支持的串口为异步收发方式,简称UART口。串口作为设备的外部接口,是调试开发的一种重要的开发手段。UART2和UART3在LuatOS-Air开发下,可用作数据通信,但模块如果支持蓝牙功能,UART2会被蓝牙数据通信占用,不能再做为通用串口进行数据通信。CAT.1系列的模块串口电平均为1.8V,如果要和3.3V/5V 的MCU通信,需外加电平转换芯片,或参考以下电路设计电平转换。可配置1位或2位停止位,支持奇偶校验。原创 2023-06-15 13:49:05 · 893 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--ADC接口
合宙Air724UG Cat.1模块硬件设计指南--ADC接口原创 2023-06-15 13:44:24 · 800 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--电源供电
下图是DCDC开关电源的参考设计,采用的是杰华特公司的JW5033S 开关电源芯片,它的最大输出电流在2A,同时输入电压范围4.7V~20V。在模块应用设计中,电源设计是很重要的一部分,供电部分的电路设计不当会造成模块出现工作异常、指标恶化等现象,而良好的电源设计方案能够给模块提供稳定的工作状态。模块的射频发射时会在短时间有一个较大电流的的突发脉冲,此时电源必须能够提供高的峰值电流,不然有可能会引起供电电压的跌落,电压跌落一般难以避免。4)模块开机后,电流一直70ma,usb能识别端口,是什么原因?原创 2023-06-14 22:27:11 · 2352 阅读 · 0 评论 -
合宙Air724UG Cat.1模块硬件设计指南--开关机
3.也可将模块的PWRKEY直接接地,实现上电自动开机功能。如果要上电开机,除了要把PWRKEY 拉低以外,还必须把 VBUS 管脚接到充电器上来触发充电开机,或者在 VBUS 和 VBAT 之间加一个肖特基二极管来触发充电开机,否则在锂电池过放导致模块低电压关机后,在给锂电池重新充电时因为电压还不稳,而模块只会检测到一次 PWRKEY 拉低的中断,会导致概率性无法开机。2.需按键开机,开机后,电池电压低于3v时关机后,重新上电,不能自动开机,需烧录大于等于v3035版本才能上电开机 1.不能自动开机。原创 2023-06-14 22:22:36 · 1619 阅读 · 0 评论