SAR ADC_逐次逼近型ADC之简单理解

SAR ADCsuccessive approximation ADC

SAR <wbr>ADC_逐次逼近型ADC之简单理解

1)逐次逼近转换过程和用天平称物重非常相似。天平称重物过程是,从最重的砝码开始试放,与被称物体行进比较,若物体重于砝码,则该砝码保留,否则移去。再加上第二个次重砝码,由物体的重量是否大于砝码的重量决定第二个砝码是留下还是移去。照此一直加到最小一个砝码为止。将所有留下的砝码重量相加,就得此物体的重量。仿照这一思路,逐次比较型A/D转换器,就是将输入模拟信号与不同的参考电压作多次比较,使转换所得的数字量在数值上逐次逼近输入模拟量对应值。

 

2)对11.10.1的电路,它由启动脉冲启动后,在第一个时钟脉冲作用下,控制电路使时序产生器的最高位置1,其他位置0,其输出经数据寄存器将1000……0,送入D/A转换器。输入电压首先与D/A器输出电压(VREF/2)相比较,如v1VREF/2,比较器输出为1,若vI< VREF/2,则为0。比较结果存于数据寄存器的Dn-1位。然后在第二个CP作用下,移位寄存器的次高位置1,其他低位置0。如最高位已存1,则此时 vO=(3/4)VREF。于是v1再与(3/4)VREF相比较,如v1(3/4)VREF,则次高位Dn-21,否则Dn-2=0;如最高位为0,则vO=VREF/4,与vO比较,如v1VREF/4,则 Dn-2位存1,否则存0……。以此类推,逐次比较得到输出数字量。

SAR <wbr>ADC_逐次逼近型ADC之简单理解

设图11.10.1电路为8A/D转换器,输入模拟量vA=6.84VD/A转换器基准电压VREF=10V。 根据逐次比较D/A转换器的工作原理,可画出在转换过程中CP、启动脉冲、D7D0D/A转换器输出电压vO的波形,如图11.10.2所示。

由图11.10.2可见,当启动脉冲低电平到来后转换开始,在第一个CP作用下,数据寄存器将D7D0=10000000送入D/A转换器,其输出电压 v0=5VvAv0比较,vA>v01;第二个CP到来时,寄存器输出D7D0=11000000v07.5VvA再与7.5V比较,因vA<7.5V,所以D60;输入第三个CP时,D7D0=10100000v0=6.25V;vA再与v0比较,……如此重复比较下去,经8个时钟周期,转换结束。由图中v0的波形可见,在逐次比较过程中,与输出数字量对应的模拟电压v0逐渐逼近vA值,最后得到A/D转换器转换结果D7D010101111。该数字量所对应的模拟电压为6.8359375V,与实际输入的模拟电压6.84V的相对误差仅为0.06%

【转】摘抄自21ic电子网。如果问题,请站内联系。

  • 1
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
### 回答1: sar_adc设计文档是针对一个模拟信号转换为数字信号的转换器进行设计的文档。在这个文档中,包含了该转换器的设计目标、硬件设计、软件设计、性能测试等内容。 首先,在设计目标部分,我们具体说明了sar_adc转换器的功能需求和性能指标要求。例如,转换器的输入范围、分辨率、采样速率等指标需要明确。 其次,在硬件设计部分,我们描述了sar_adc转换器的整体结构和电路设计。包括模拟输入信号的处理、采样电路、放大电路、ADC模块等的设计。同时,也需要考虑引脚分配、供电电源等硬件相关内容。 然后,在软件设计部分,我们解释了sar_adc转换器的工作原理和转换算法。例如,sar_adc的转换过程是通过逐位比较的方式实现的,需要详细说明该算法的实现方法和代码。同时,还需编写适当的控制程序,用于与转换器进行通信和控制。 最后,在性能测试部分,我们介绍了对sar_adc转换器进行测试的方法和过程。这包括了对转换器的静态和动态特性进行测试,如输入信号范围测试、信噪比测试、误差测试等。同时,也需要记录测试结果,并对其进行评估和分析。 总之,sar_adc设计文档是一个全面而详细的文档,旨在指导sar_adc转换器的设计和开发过程。通过该文档的编写和执行,可以确保转换器在满足设计要求的基础上,具有稳定可靠的性能。 ### 回答2: sar_adc设计文档是指对sar_adc逐次逼近寄存器ADC)模块的设计进行详细描述的文档。 该文档首先会对设计的目的和背景进行介绍,说明为什么需要设计sar_adc模块以及预期的功能和性能要求。接着会详细描述sar_adc的整体架构和功能模块的划分。 在sar_adc设计文档中,会对每个功能模块进行详细的描述,包括输入输出接口、内部工作原理、关键参数和控制逻辑等。对于输入接口部分,会说明输入信号的电压范围、采样率和精度要求;对于输出接口,会说明输出数据的格式、分辨率和数据传输方式。 文档中也会详细介绍sar_adc内部的工作原理,包括逐次逼近寄存器的结构和工作流程。这部分会对ADC逐次逼近原理进行解释,包括比较器、DAC和控制逻辑的作用。同时,也会对模拟输入信号的采样过程进行描述,以及数字输出结果的生成和输出。 此外,sar_adc设计文档还会包含sar_adc的性能评估和测试计划,包括对输入信号的测试、功耗测试和精度测试等。文档中还会详细说明sar_adc设计中的特殊考虑和处理方式,以及可能遇到的问题和解决方案。 总之,sar_adc设计文档是sar_adc模块设计的一个详细说明,包含了对模块的功能、架构、工作原理、性能评估和测试计划等的描述。它对开发人员和使用人员都具有重要的参考价值,以确保sar_adc模块的正常工作和满足设计要求。 ### 回答3: sar_adc设计文档是一份详细描述sar_adc逐次逼近式模数转换器)的设计方案和技术细节的文件。它主要包含以下内容: 1. 引言:介绍sar_adc的背景和目的。说明sar_adc的重要性和应用场景。 2. 功能描述:详细描述sar_adc的功能和特性。例如,sar_adc可以将模拟信号转换为数字信号,并输出相应的数字结果。 3. 设计原理:说明sar_adc采用的工作原理和算法。解释其如何逐次逼近输入信号的模拟值,并将其转换为适当的数字表示。 4. 系统架构:描述sar_adc的整体架构和组成部分。这可能包括模拟输入接口、数字输出接口、控制逻辑等。 5. 电路设计:详细说明sar_adc的电路设计。包括模拟前端、比较器、逐次逼近逻辑等。同时讨论电路参数和性能优化的方法。 6. 控制逻辑设计:描述sar_adc控制逻辑的设计细节。包括状态机的设计、控制信号的生成等。同时解释如何实现sar_adc的精度和速度的平衡。 7. 性能评估:评估sar_adc的性能指标,如分辨率、信噪比、采样速率等。同时进行实验验证,比较设计结果和预期目标。 8. 接口和通信:说明sar_adc的接口和通信协议。例如,与外部控制器的接口,以及与其他数字电路的通信方式。 9. 集成计划:描述sar_adc的集成计划和测试方法。包括硬件验证和软件驱动的开发。 10. 结论:总结sar_adc设计文档的内容,强调设计的优点和创新之处。同时,提出今后改进的建议。 sar_adc设计文档是sar_adc设计过程中的指导手册,它提供了设计师所需要的信息和指导,使得sar_adc的设计和实现更加高效和可靠。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值