静态时序分析基础知识03

时序路径是数字集成电路设计中的关键概念,包括触发器到触发器、触发器到输出端、输入端到触发器和输入端到输出端四类。内部时序路径涉及时序单元的时钟和数据输入,而外部时序路径则涵盖组合逻辑单元的输入输出,这些路径在静态时序分析中至关重要。
摘要由CSDN通过智能技术生成

      时序路径

      时序路径(timing path)是指设计中数据信号传播过程中所经过的逻辑路径。每一条时序路径都存在与之对应的一个始发点和一个终止点。如下图所示。

       时序分析中定义的始发点可以分为两种:组合逻辑单元的数据输入端口和时序单元的时钟输入端口。如下图中的数据输入1、数据输入2、时钟输入CLK和3个D触发器的时钟端口。

       时序分析中定义的终止点也可以分为两种:组合逻辑单元的数据输出端口和时序单元的数据输入端口。如上图中的3个D触发器的D端口和数据输出。

        时序路径根据始发点到终止点的不同可分为4中类型的时序路径:触发器到触发器、触发器到输出端、输入端到触发器和输入端和输出端。如下图所示

        1.触发器到触发器

        这种时序路径表示始发点为时序单元的时钟输入端和终止点为时序单元的数据输入端之间的时序路径,由于其始发点和终止点在设计内部都是可见的,所以也称为内部时序路径,如图下图所示。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值