组合电路

 组合逻辑电路

 

 

这篇文章不是关于数学逻辑中的组合逻辑

Zhdl.jpg

数字电路理论中,组合逻辑电路(combinatorial logiccombinational logic)是一种逻辑电路,它的任一时刻的稳态输出,仅仅与该时刻的输入变量的取值有关,而与该时刻以前的输入变量取值无关。这种电路跟时序逻辑电路相反,时序逻辑电路的输出结果是依照目前的输入和先前的输入有关系。从电路结构分析,组合电路由各种逻辑门组成,网络中无记忆元件,也无反馈线。

组合逻辑是在电脑被用来做输入的讯号跟储存的资料作逻辑代数运算之用。实际上电脑电路都会混用包含组合逻辑和循序逻辑的电路。举例来说,算术运算逻辑单元 (ALU) 中,尽管 ALU 是由循序逻辑的程序装置所控制,而数学的运算就是从组合逻辑制产生的。

组合电路的分析

由已知的逻辑电路图,找出输入变量和输出函数之间的逻辑关系,达到分析电路功能,评价设计好坏,维护系统硬件,改善电路设计的目的,这个过程称为数字电路的逻辑分析。

组合电路分析的步骤:

Zhfx.jpg

 组合电路的设计

逻辑设计又称为逻辑综合,根据给定的逻辑条件或者提出的逻辑功能,整理出满足该逻辑的电路,这个过程称为数字电路的逻辑设计。

组合电路设计的步骤:

Zhsj.jpg

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值