1、block design 的IO Pin中 选择qspi Flash
2、其他端口不变但是要去掉M AXI相关clk配置,额外配置ddr,选择开发板适配的型号
Z7Lite ddr3 型号为
Z7Lite QSPI Flash 配置
3、Run Block Automation进行自动布线
4、design_1->Generate Ouput Products 生成综合文件
5、Create HDL Wrapper 生成顶层文件 在这个模块中例化 top fpga 工程代码
6、Generate Bitstream产生bit文件 这时候产生的bit文件是可以JTAG下载的,探针文件要选择debug_nets.ltx而不是system_wrapper.ltx
7、File->Export->Export Hardware 导出硬件配置文件 勾选Include bitstream
8、sdk new application 在hardware platform 新建 并选择导出的硬件配置文件(如果有系统默认的用默认的),实在没有在新建,注意bit文件是不是最新的
烧录的时候开发板配置到jtag模式,烧完,重新上电配置到qflash模式