module toplevel(clock,reset);
input clock;
input reset;
reg flop1;
reg flop2;
always @ (posedge reset or posedge clock)
if (reset)
begin
flop1 <= 0;
flop2 <= 1;
end
else
begin
flop1 <= flop2;
flop2 <= flop1;
end
endmodule
D触发器实现二分频
最新推荐文章于 2024-04-29 23:15:50 发布
本文详细介绍了一个使用Verilog实现的同步时钟触发的D Flip-Flop和JK Flip-Flop电路设计,探讨了其在基本逻辑门电路中的作用以及如何通过posedge和reset事件进行状态更新。
摘要由CSDN通过智能技术生成