
FPGA水滴穿石
文章平均质量分 86
1、Xilinx IP使用
2、FPGA实现AD7606和AD7609接口
3、FPGA实现Aurora接口
4、ZYNQ FPGA实现数据采集与传输
5、vivado 工程错误解决
优惠券已抵扣
余额抵扣
还需支付
¥99.90
¥299.90
购买须知?
本专栏为图文内容,最终完结不会低于15篇文章。
订阅专栏,享有专栏所有文章阅读权限。
本专栏为虚拟商品,基于网络商品和虚拟商品的性质和特征,专栏一经购买无正当理由不予退款,不支持升级,敬请谅解。
宁静致远dream
这个作者很懒,什么都没留下…
展开
-
5G时代FPGA需求分析
1.1 5G时代FPGA需求分析1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)5G时代FPGA需求分析;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路原创 2021-04-16 22:51:57 · 28233 阅读 · 4 评论 -
FPGA存储器DDR5简介
1.1 FPGA存储器DDR5简介1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA存储器DDR5简介;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成原创 2021-04-16 22:50:22 · 662 阅读 · 0 评论 -
FPGA、DSP、ARM能力值对比
1.1 FPGA、DSP、ARM能力值对比1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA、DSP、ARM能力值对比;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。原创 2021-04-14 23:19:43 · 1695 阅读 · 5 评论 -
FPGA UART总线协议简介
1.1 FPGA UART总线协议简介1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA UART总线协议简介;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为原创 2021-04-04 23:33:54 · 249 阅读 · 0 评论 -
FPGA SPI总线协议简介
1.1 FPGA SPI总线协议简介1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA SPI总线协议简介;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用原创 2021-04-04 16:08:32 · 286 阅读 · 0 评论 -
FPGA串口波特率计算方法
1.1 FPGA串口波特率计算方法1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA串口波特率计算方法;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成原创 2021-04-04 15:55:25 · 661 阅读 · 0 评论 -
FPGA异步复位设计代码
1.1 FPGA异步复位设计代码1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA异步复位设计代码;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路原创 2021-04-03 23:54:40 · 298 阅读 · 0 评论 -
FPGA同步复位设计代码
1.1 FPGA同步复位设计代码1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA同步复位设计代码;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路原创 2021-04-03 23:52:44 · 200 阅读 · 0 评论 -
FPGA复位激励编写(方法二)
1.1 FPGA复位激励编写(方法二)1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA复位激励编写(方法二);5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为原创 2021-04-03 23:49:54 · 136 阅读 · 0 评论 -
FPGA复位激励编写(方法一)
1.1 FPGA复位激励编写(方法一)1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA复位激励编写(方法一);5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为原创 2021-04-03 23:48:18 · 210 阅读 · 0 评论 -
FPGA时钟激励编写(方法二)
1.1 FPGA时钟激励编写(方法二)1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA时钟激励编写(方法二);5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为原创 2021-04-03 23:46:25 · 197 阅读 · 0 评论 -
FPGA时钟激励编写(方法一)
1.1 FPGA时钟激励编写(方法一)1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA时钟激励编写(方法一);5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为原创 2021-04-03 23:45:06 · 474 阅读 · 0 评论 -
FPGA抖动简介
1.1 FPGA抖动简介1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4) FPGA抖动简介;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)原创 2021-03-01 23:42:18 · 424 阅读 · 0 评论 -
Vivado使用ILA调试报错解决
1.1 Vivado使用ILA调试报错解决1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)Vivado使用ILA调试报错解决;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。原创 2021-02-03 23:53:53 · 5291 阅读 · 0 评论 -
Modelsim-Altera仿真设置
1.1 Modelsim-Altera仿真设置1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)Modelsim-Altera仿真设置;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展原创 2021-02-03 23:53:07 · 988 阅读 · 0 评论 -
ISE14.7逻辑综合与实现工作过程
1.1 ISE14.7逻辑综合与实现工作过程1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)ISE14.7逻辑综合与实现工作过程;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产原创 2021-01-29 22:57:30 · 1220 阅读 · 0 评论 -
Vivado仿真网表输出高阻态
1.1 Vivado仿真网表输出高阻态1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)Vivado仿真网表输出高阻态;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为原创 2021-01-29 22:54:05 · 4302 阅读 · 2 评论 -
Vivado生成bit文件布局失败解决
47 Vivado生成bit文件布局失败解决1)遇到问题描述使用Vivado软件生成bit文件时,工程报错,错误信息如下:[Place 30-467] Based on the user constraints, this design needs to place 19 BUFG instances in the bottom half of SLR no. 0. This is not possible due to the device capacity constraints. Each原创 2021-01-26 22:39:03 · 2095 阅读 · 0 评论 -
Vivado生成bit文件出现error解决
1.1 Vivado生成bit文件出现error解决1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)Vivado生成bit文件出现error解决;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础原创 2021-01-14 22:33:12 · 1739 阅读 · 1 评论 -
System verilog随机系统函数$urandom_range使用方法
1.1 System verilog随机系统函数$urandom_range使用方法1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)System verilog随机系统函数$urandom_range使用方法;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmab原创 2021-01-12 22:13:47 · 5429 阅读 · 0 评论 -
ADS1675调试无时钟输出
1.1 ADS1675调试无时钟输出1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)ADS1675调试无时钟输出;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用原创 2020-12-21 22:48:55 · 393 阅读 · 0 评论 -
ZYNQ FPGA控制LED灯不闪烁
1.1 ZYNQ FPGA控制LED灯不闪烁1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)ZYNQ FPGA控制LED灯不闪烁;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产原创 2020-12-21 22:29:36 · 570 阅读 · 0 评论 -
Vivado下载bit文件正常不能在线抓取波形
1.1 Vivado下载bit文件正常不能在线抓取波形1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)Vivado下载bit文件正常不能在线抓取波形;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的原创 2020-12-20 23:55:57 · 805 阅读 · 0 评论 -
FPGA不可综合语句
1.1 FPGA不可综合语句1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)verilog简介;5)FPGA不可综合语句;6)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。原创 2020-12-10 23:38:56 · 397 阅读 · 0 评论 -
FPGA设计技巧总结
1.1 FPGA设计技巧总结1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA设计技巧总结;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASI原创 2020-12-10 23:17:13 · 317 阅读 · 2 评论 -
FPGA原语类型介绍
1.1 FPGA原语类型介绍1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA原语类型介绍;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASI原创 2020-12-10 23:02:28 · 535 阅读 · 0 评论 -
FPGA状态机一段式
1.1 FPGA状态机一段式1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA状态机一段式;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASI原创 2020-12-09 23:42:28 · 144 阅读 · 0 评论 -
FPGA原语使用方法
1.1 FPGA原语使用方法1.1.1 本节目录1)本节目录;2)本节引言;3)FPGA简介;4)FPGA原语使用方法;5)结束语。1.1.2 本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASI原创 2020-12-08 22:47:26 · 879 阅读 · 0 评论 -
10 SystemVerilog语言编写SPI发送
2.10 SystemVerilog语言编写SPI发送2.10.1 本节目录1)章节目录;2)FPGA简介;3)SystemVerilog简介;4)SystemVerilog语言编写SPI发送;5)本节结束;2.10.2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有原创 2020-11-24 22:42:38 · 254 阅读 · 0 评论 -
9 SystemVerilog语言编写SPI接收
2.09 SystemVerilog语言编写SPI接收2.9.1 本节目录1)章节目录;2)FPGA简介;3)SystemVerilog简介;4)SystemVerilog语言编写SPI接收;5)本节结束;2.9.2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的原创 2020-11-24 22:42:04 · 384 阅读 · 0 评论 -
8 SystemVerilog语言编写UART发送
2.08 SystemVerilog语言编写UART发送2.8.1 本节目录1)章节目录;2)FPGA简介;3)SystemVerilog简介;4)SystemVerilog语言编写UART发送;5)本节结束;2.8.2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电.原创 2020-11-24 22:41:27 · 230 阅读 · 0 评论 -
7 SystemVerilog语言编写UART接收
2.07 SystemVerilog语言编写UART接收2.7.1 本节目录1)章节目录;2)FPGA简介;3)SystemVerilog简介;4)SystemVerilog语言编写UART接收;5)本节结束;2)引言2.7.2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器原创 2020-11-24 22:40:54 · 218 阅读 · 0 评论 -
6 SystemVerilog语言编写售货机
2.06 SystemVerilog语言编写售货机2.6.1 本节目录1)章节目录;2)FPGA简介;3)SystemVerilog简介;4)SystemVerilog语言编写售货机;5)本节结束;2.6.2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。原创 2020-11-24 22:40:21 · 269 阅读 · 0 评论 -
5 呼吸灯verilog与Systemverilog编码
5 呼吸灯verilog与Systemverilog编码1 本章目录1)FPGA简介2)Verilog简介3)Systemverilog简介4)呼吸灯verilog编码5)呼吸灯Systemverilog编码6)结束语2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路原创 2020-11-19 23:12:24 · 149 阅读 · 0 评论 -
4 计数器verilog与Systemverilog编码
4 计数器verilog与Systemverilog编码1 本章目录1)FPGA简介2)Verilog简介3)Systemverilog简介4)计数器verilog编码5)计数器Systemverilog编码6)结束语2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路原创 2020-11-19 23:11:20 · 234 阅读 · 0 评论 -
3 二分频verilog与Systemverilog编码
3 二分频verilog与Systemverilog编码1 本章目录1)FPGA简介2)Verilog简介3)Systemverilog简介4)二分频verilog编码5)二分频Systemverilog编码6)结束语2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路原创 2020-11-19 23:10:46 · 149 阅读 · 0 评论 -
2 打两拍verilog与Systemverilog编码
2 打两拍verilog与Systemverilog编码1 本章目录1)FPGA简介2)Verilog简介3)Systemverilog简介4)打两拍verilog编码5)打两拍Systemverilog编码6)结束语2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路原创 2020-11-19 23:10:08 · 525 阅读 · 0 评论 -
1 D触发器verilog与Systemverilog编码
1 D触发器verilog与Systemverilog编码1 本章目录1)FPGA简介2)Verilog简介3)Systemverilog简介4)D触发器verilog编码5)D触发器Systemverilog编码6)结束语2 FPGA简介FPGA(Field Programmable Gate Array)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件原创 2020-11-19 23:09:24 · 520 阅读 · 0 评论 -
FPGA转正总结(标准版)
1 工作岗位及职责1 根据项目需求完成FPGA开发工作2 FPGA设计文档编写3 程序bug解决2 工作完成情况1)风电项目FPGA开发及调试2)电梯项目FPGA开发及调试3)智能数采项目FPGA开发及调试3 内部培训学习1)学习企业文化2)了解规章制度3)参加企业内部培训1 公司制度遵守情况我的优势1、熟悉FPGA开发流程;2、熟悉FPGA开发工具;3、熟悉FPGA设计方法。我的不足1 对硬件知识欠缺。2 英文能力不足。我的工作态度原创 2020-10-24 00:20:54 · 519 阅读 · 0 评论 -
FPGA核心竞争力
0 本章目录1)FPGA简介2)FPGA基本能力3)FPGA社会需求4)结束语1 FPGA简介1)现场可编程门阵列(FPGA),FPGA是可重新编程的硅芯片。2)FPGA优点:与DSP和ARM相比,FPGA在数据采集领域有着极其重要的地位。FPGA具有时钟频率高、内部延时小、纯硬件并行控制、运算速度快、编程配置灵活、开发周期短、抗干扰能力强、内部资源丰富等优点,非常适用于实时高速数据采集。3)选择FPGA进行数据采集。在实际工程应用中,要求采集系统具有高速率、高精度、实时处理原创 2020-10-24 00:18:04 · 1407 阅读 · 4 评论