sar adc的常用指标(一)

SFDR :spur free dynamic range 无杂散动态范围,描述的是频谱中信号能量和最大杂散之间的能量差,通常用dB来表示。该值越大,表示转换器的single tone线性度越好。

SNR :signal to noise ratio 信噪比,描述的是有限频谱中,信号和积分噪声的能量差 ,通常用dB来表示。值越大,则表示转换器的抗噪声干扰的能力越强;

FS :full scale 满量程,用来衡量转换器的可量化的信号范围,通常用Vpp来表示。

Resolution :分辨率,通常用bit来表示,用来表征转换器可以检测的最小step,例如对于Resoluton=10bit的SAR ADC,其转换器可以量化的最小step 为:FS/2^10;

ENOB :effective number of bits 有效bit位,通常用来衡量转换器的有效的分辨率,在full scale 一样的情况下,ENOB 越大,转换器的分辨率越高;ENOB 和SNR 之间满足如下公式:

ENOB=(SNR(dB)-1.76)/ 6.02,

   注: ENOB通常要小于Resolution,主要是由于转换器在转换的过程中,会加入量化噪声、热噪声、offset等因素,从而恶化最小分辨率。

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
SAR ADC(Successive Approximation Register Analog-to-Digital Converter)是一种常用的模数转换器,它采用逐次逼近寻找输入模拟信号的数字化表示。在设计和开发SAR ADC时,常用的仿真包括以下几个方面: 1. 系统级仿真:在此阶段,使用电路级仿真工具(如SPICE)对整个SAR ADC系统进行仿真,包括参考电压、采样保持电路、比较器、DAC、逻辑控制等部分。通过系统级仿真可以验证整体性能和功能,并优化系统参数。 2. 电路级仿真:在此阶段,对各个子电路进行详细的电路级仿真。例如,对比较器进行仿真以验证其性能指标(如增益、速度、功耗等),对DAC进行仿真以验证线性度和精度等。电路级仿真通常使用SPICE工具进行。 3. 器件级仿真:在此阶段,对各个器件进行仿真,以验证其性能和参数是否满足设计要求。例如,对于采样保持电路中的开关和电容,可以使用器件级仿真工具(如ADS、HSPICE)来模拟其动态响应和非线性特性。 4. 布局与后仿真:在电路设计完成后,进行布局与后仿真。布局是将电路的物理结构实现在芯片上,并通过后仿真检查布局对电路性能的影响。常用的布局工具有Cadence Virtuoso等,后仿真一般使用电磁仿真工具(如ADS、HFSS)来分析电路的信号完整性、功耗、噪声等。 这些常用的仿真方法可以帮助设计工程师验证和优化SAR ADC的性能和功能,并指导进一步的优化和调整。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值