一、74LS00
1.1 简介
74LS00为四组2输入与非门芯片,实现的逻辑,管脚图和内部结构图如下:
真值表如下:
1.2 仿真测试
1.2.1 Proteus
如图,在Proteus中74LS00每放置一次都是放置一个与非门,由于74LS00是四组2输入与非门,所以放置一个完整的74LS00由A、B、C、D四部分组成。图中与非门的输出都接到LED,可以看出输入为00、01、10时,LED亮,说明输出为1;输入为11时,LED不亮,说明输出为0,验证了真值表。
1.2.2 Multisim
与Proteus中基本相同,不再赘述。
二、74LS01
2.1 简介
74LS01是集电极开路四组2输入与非门芯片,逻辑功能与74LS00相同,不同之处在于在74LS01可直接将几个逻辑门(集电极开路门(OC门))的输出端相连。这种输出直接相连,实现输出与功能的方式称为线与,即 Y=Y1·Y2。74LS01由于具有线与功能,适用于需要多个输出端点连接在一起形成单一逻辑输出的场合。管脚图和内部结构图如下:
真值表如下:
2.2 仿真测试
由于74LS01输出端是集电极开路(Open-Collector)输出,所以74LS01使用时输出端口需要外接上拉电阻
2.2.1 Proteus
2.2.1.1 真值表验证
如图,在Proteus中74LS01每放置一次都是放置一个与非门,由于74LS01是四组2输入与非门,所以放置一个完整的74LS01由A、B、C、D四部分组成。图中与非门的输出都接到LED,可以看出输入为00、01、10时,LED亮,说明输出为1;输入为11时,LED不亮,说明输出为0,验证了真值表。(注意:与74LS00不同,74LS01在输出端需要外接一个上拉电阻)
2.2.1.2 线与功能验证
将几个OC门的输出端连在一起,上拉电阻R1及电源Vcc外接。当所有OC门的输出都是高电平时,电路的总输出才为高电平,而当任一个OC门的输出为低电平时,总输出就是低电平。但这种与功能并不是由与门来实现的,而是通过输出线连接来获得的,故称为线与。普通的TTL与非门不能实现线与。
2.2.2 Multisim
2.2.2.1 真值表验证
2.2.2.2 线与功能验证
三、74LS02
3.1 简介
74LS02是四组2输入或非门芯片,实现的功能,管脚图和内部结构图如下:
真值表如下:
3.2 仿真测试
3.2.1 Proteus
如图,在Proteus中74LS02每放置一次都是放置一个或非门,由于74LS02是四组2输入或非门,所以放置一个完整的74LS02由A、B、C、D四部分组成。图中或非门的输出都接到LED,可以看出输入为11、01、10时,LED不亮,说明输出为0;输入为00时,LED不亮,说明输出为1,验证了真值表。
3.2.2 Multisim
与Proteus中基本相同,不再赘述。
四、74LS03
4.1 简介
74LS03为集电极开路输出的四组2输入与非门芯片,与74LS01略有不同,74LS03除了可以输出端相连实现线与的功能之外,还支持多路采集,管脚图和内部结构图如下:
真值表如下:
4.2 仿真测试
由于74LS03输出端是集电极开路(Open-Collector)输出,所以74LS03使用时输出端口需要外接上拉电阻