高精度ADC信号链中固定频率杂散问题解析及解决措施详解

1 简介

        虽然目前的高分辨率SAR ADC和Σ-Δ ADC可提供高分辨率和低噪声,但系统设计师们可能能以实现数据手册上的额定SNR性能。而要达到最佳的SFDR,也就是在系统信号链中实现无杂散的干净噪底,可能就更加困难了。杂散信号可能源于ADC周围的不合理电路,也有可能是因恶劣工作环境下出现的外部干扰而导致的,大致可归纳为以下五种:

  1. 由控制器板上的DC-DC电源辐射而导致的杂散问题
  2. 由AC-DC适配器噪声通过外部基准源而导致的杂散问题
  3. 由模拟输入电缆而导致的杂散问题
  4. 由室内照明设备导致的杂散问题

        无杂散动态范围(SFDR)表示可从大干扰信号分辨出的最小功率信号。对于目前的高分辨率、精密ADC,SFDR一般主要由基波频率与目标基波频率的第二或第三谐波之间的动态范围构成。然而,由于系统其他方面的因素,可能会导致杂散产生并限制系统的性能。

        这些杂散可分为输入频率相关杂散固定频率杂散。输入频率相关杂散与谐波或非线性特性有关。接下来将重点分析由电源外部基准源数字连接外部干扰等造成的固定频率杂散。根据应用情况,可降低或完全避免这些类型的杂散,以助于实现最佳的信号链性能。

2 由控制器板上的DC-DC电源辐射而导致的杂散问题

        由于DC-DC开关稳压器会产生较高的纹波噪声,通常建议将LDO作为在精密测量系统中为精密ADC生产低噪声电源轨解决方案。固定频率或脉宽调制开关稳压器会产生开关纹波,该纹波一般位于几万至几兆赫兹固定频率处,固定频率噪声可能会通过ADC的PSRR机制馈入ADC的转换代码中。 

        某些设计师可能会因电路板空间有限或预算问题而在精密ADC应用中采用DC-DC开关稳压器。为了实现理想的信号链性能,他们必须限制纹波噪声或使用高PSRR ADC,以确保这些纹波噪声低于ADC噪底。否则,在ADC输出频谱的开关频率处可能会出现杂散,这有可能会使信号链的动态范围降级。

        例如,将一个在100 kHz处有100 mV峰峰值纹波噪声的DC-DC开关电源用于ADC(PSRR@100kHz = 88dB),V CC 为5 V,±10 V输入范围。

        则因纹波导致的数字码噪声为:

        \frac{100mV_{p-p}}{10^{\frac{88dB}{20}}} = 3.98uV or 0.013LSB

        对于一个16位转换器而言,ADC输出端出现的这种纹波电平是非常低的。ADC的高PSRR性能使得设计师也可以在精密测量系统中采样开关稳压器。

3 因DC-DC电源辐射而导致的杂散问题

        仅仅使用高PSRR ADC并不能保证开关稳压器在精密测量系统中不会造成任何问题。开关稳压器产生的纹波噪声可能会通过其他方式馈入ADC的输出码中。

        AD4003是一款低噪声、低功耗、高速、18位、2 MSPS精密逐次逼近型寄存器(SAR) ADC。在EVAL-AD4003FMCZ评估板交流性能测试过程中,在277.5 kHz附近出现约–115 dBFS的杂散电平;该杂散及其第二谐波如图2所示。

        首先,已确定AD4003电源不是导致杂散的原因。

        其次,进行测试,判断杂散是否来自模拟输入端。测试结果如下:

  1. X移除差分模拟输入调理电路后,杂散降低
  2. X在AD4003的缓冲放大器ADA4807-1前端插入一个窄带RC滤波器(如1 kΩ,10 nF)后,杂散降低

        这些结果表明,杂散导致的噪声可能会通过调理电路进入AD4003的模拟输入端。然后,断开传感器输出,移除调理电路,仅留下VREF / 2CM电压输入(在ADA4807-1的同相输入端)。但仍然存在杂散,并且具有近似的电平。
        那么,怀疑干扰源有可能位于EVAL-AD4003FMCZ信号链周围。为了证明此点,在EVAL-AD4003FMCZ评估板和SDP-H1控制器板上多处放置铜箔屏蔽罩。其结果是,当铜箔屏蔽罩覆盖SDP-H1板上的DC-DC电源时,如图3所示,杂散就会消失。277.5 kHz杂散频率刚好与ADP2323稳压器的编程开关频率相符。图4显示了EVAL-AD7616SDZGUI FFT捕获的3.3 V VADJ_FMC开关频率功率。 

         得出的结论是,DC-DC开关频率干扰是由8.2 µH电感L5发出的。该干扰从缓冲放大器ADA4807-1的输入端注入信号链,然后进入AD4003 ADC的模拟输入端。

        针对这种DC-DC电源转换器导致的杂散问题,可行的解决方案有:

  1. 在ADC前端使用一个低通滤波器,以在应用带宽允许的情况下,将耦合的DC-DC开关频率干扰衰减到符合设计目标的程度(即杂散位于噪底以下)
  2. 使用L5为屏蔽电感,辐射干扰功率降低,因此ADC中捕获的杂散功率也低很多

4 由AC-DC适配器噪声耦合通过外部基准源而导致的杂散问题

        ADC参考其直流基准电压电平将模拟信号量化成一个数字码。因此,直流基准电压输入上的噪声直接馈入ADC输出的数字码上。

        AD7175-2是一款低噪声、快速建立、多路复用、2/4通道(全差分/伪差分)Σ-Δ型ADC,可用于低带宽输入。在EVAL-AD7175SDZ评估板的信号链测试中,在60 kHz附近捕获到一簇杂散信号,如图5所示。

         如图6中所示,AD7175-2的5 V基准电压输入由ADR445基准源生成,该基准源的9 V直流电源来自评估板外部的AC-DC适配器。接下来,使用一个工作台9 V直流电源模块替换该适配器。结果杂散簇消失,仅在60 kHz处留下一个窄带杂散。

5 由注入信号链的干扰而导致的杂散问题 

        在硬件系统中,从输入传感器到精密转换器输入端之间往往具有很长一段信号链。该信号链包括连接电缆、连接器、路由导线、调整和调理电路、ADC驱动器等等。因此,外部干扰很有可能会注入模拟输入信号链并产生ADC杂散。

6 由电源电缆干扰注入信号链而导致的杂散问题

        在研究EVAL-AD7175-2SDZ评估板输出频谱中剩下的窄带杂散时,注意到测试台上有一台正在工作的数字示波器。如图9所示,该示波器的220 V交流电源电缆(黑色)与EVAL-AD7175-2SDZ评估板的模拟输入电缆(灰色)有一部分重叠。将示波器关掉或将其电源电缆从模拟输入电缆上移开后,60 kHz处的窄带杂散消失,如图10所示。在系统机柜中,对传感器至DAQ板之间的线路进行布线时应格外注意。将敏感的低电平模拟信号与大电流电力线隔离开来是一个良好的操作习惯。

7 由灯具辐射导致的杂散问题

        在测试EVAL-AD7960FMCZ评估板时,FFT频谱上出现一个杂散。如图11所示,该杂散的电平约–130 dB,位于40 kHz处。40 kHz似乎与EVAL-AD7960FMCZ评估板及其控制器板SDP-H1上的任何信号频率都不相关。找出杂散源的另一种方法是清理测试台,也许是测试台上的某些物体产生了外部干扰。当关掉台架上的日光灯后,杂散消失。此外还发现,EVAL-AD7960FMCZ评估板离日光灯越近,40 kHz处的杂散就会越高。在缓冲放大器ADA4899-1前方插入一个额外的RC滤波器(如1 kΩ,10 nF)后,杂散降低约10 dB。这意味着,日光灯辐射干扰从缓冲放大器的同相输入端前方进入到信号链路中
        对于工作在照明环境下的系统,在前端电路上安装一个屏蔽罩有助于防止辐射干扰和优化信号链性能

 8 由较长模拟输入电缆导致的杂散问题

        在EVAL-AD4003FMCZ评估板的工作过程中,使用的AP SY2712信号发生器通过一条XLR麦克风电缆(约2米长)驱动低噪声、低THD正弦波信号进入模拟输入端。在这种设置下,700 kHz处出现一个约–125 dB的杂散,如图13所示。

        在研究该杂散的过程中,发现有三种方法课解决此问题:

  1. 不用两米长的XLR麦克风电缆,而直接将AP平衡输出的XLR插针与转接板的XLR的插口短接
  2. 将信号源SY2712的输出阻抗设置从Z_out =40Ω改为Z_out =600Ω
  3. 在AD4003的缓冲放大器ADA4807-1前端向信号链中插入一个窄带RC滤波器(如1 kΩ,10 nF)后,杂散降低

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

微弱世界

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值