什么是去耦电容

  1. 去耦电容和旁路电容

耦合:当两个或两个以上电路构成一个网络时,其中某一路电路中的电流或电压产生变化,能影响到其他电路,这种现象叫做耦合。

去耦电容和旁路电容经常存在于电路设计中,但是这两个的概念真正理解起来并不容易,由于名词的引入是从英文翻译过来,那我们就回归到英文的语境中对两者进行理解。

去耦电容英文为Decoupling Capacitor,Couple在英文中是配对、结合、耦合的意思,而Decoupling是减弱耦合的意思。对于同一个电路而言,去耦电容是将输出信号中的干扰作为滤波对象。

旁路电容英文为Bypass Capacitor,Bypass在英文中有绕路的意思,在电路中也有可以理解为同样的意思。对于同一个电路而言,旁路电容将输入信号中高频噪声作为滤波对象,把前级携带的高频杂波滤除。

 

其实本质上两者均用到的是电容的两个基本性质,一个是隔直通交,一个是储能,电流不能突变。但是电容在电路中存在的位置不一样,用的容值大小不一样,则起到的主要作用有了区别,所以才会在名称上区分。

  1. 去耦电容作用

常见PCBA的设计中,除特殊情况,电源基本都是共享的。例如我司的单板5V、3.3V等,都不是单独为某一个芯片供电,电源的负载端均有很多不同的外设、芯片等,这样当一个器件需要对外提供输出信号时,就会同时拉低此处电源的电压,并且由于线路共享,此器件产生的噪声也会通过线路耦合到共享的电源上。在有噪声的环境中,器件容易在临界位置由于干扰产生错误的信号,去耦电容的存在,就可以减少上述情形的发生。

去耦电容一般都放置在元器件的电源处,其本质就是起到一个电池的作用,满足驱动电路电流的变化,避免共享线路上器件间的耦合干扰。

并且去耦电容也为耦合在线路中的高频噪声提供了一条对地泄放的回路。由于电路中有源器件本身在工作时,由于内部开关特性而产生的高频噪声会耦合到电路系统中,通过去耦电容,也可以对此部分高频噪声进行滤波。

  1. 去耦电容大小选择

了解了什么是去耦电容后,我们会遇到两个常见问题:

1.什么种类的电容更合适?

2.多大的容量才能达到去耦的效果?

想要回答上述两个问题,我们要简单的回顾一下电容的等效电路,由于材料、加工工艺等因素,我们使用的电容不单单是理想的电容模型,而是一个由电阻、电感、电容组成的复杂模型。由于这个模型的存在,导致电容参数中有两个很重要的参数需要考虑,ESR和ESL。ESR(电阻),无论在任何频率都成固定阻抗,ESL(电感),随着频率增加其阻抗变得更高。再加上电容值,这三部分都会对信号产生影响,而决定这三部分的是电容的种类、容值和封装。

 

根据上述等效电路,我们可以得出电容的频率特性图像,下图是0603 X7R 100nF陶瓷贴片电容的特性曲线,其中蓝线为Z,绿线为R,图2是L,图3是C。

 

 

 

下图为3528 1uF 35VDC钽电容的频率特性曲线,黄线为Z,蓝线为R。

 

对比上述陶瓷贴片电容和钽电容,由于钽电容有较高的电容值,在低频段钽电容的阻抗低于陶瓷贴片电容,但由于其较高ESR和ESL,导致在100Khz附近曲线变平缓,在1Mhz~100Mhz阻抗高于陶瓷贴片电容。常见的噪声频段就在1Mhz~100Mhz,在此频段内,虽然钽电容具有较高的容值,但实际的效果不如陶瓷贴片电容。并且陶瓷贴片电容在封装体积、成本上均优于钽电容,因而此处可以优选100nF的陶瓷贴片电容。

下图中蓝线为0603 X7R 1uF陶瓷贴片电容的特性曲线

对比此图和0603 X7R 100nF,会发现在1Mhz~100Mhz频段内,100nF有着更低的阻抗,因而100nF臂1uF更合适。

并且在此图中显示结果,说明同封装,不同容值的频率特性相互覆盖,两者并联使用不能起到增大滤波范围的作用。

 

下图为不同封装相同容值的电容频率特性对比图,从数据上看,不同封装相同容值的电容并联使用,可以在一定范围内起到增大滤波范围。

 

下图为不同封装不同相同容值的电容频率特性对比图,从数据上看,不同封装不相同容值的电容并联使用,可以增大滤波范围。

 

下图为0805 10uF和0603 100pF并联的特性曲线,此搭配也是我司常用的参数。

 

  1. 去耦半径计算

波速与波长关系为:

其中,f为电容的谐振频率,可从电容规格书中获得,0603陶瓷贴片电容一般的寄生电感值为1.6nH,谐振频率约为125.8MHz;v为信号在PCB上的传输速度,v=c/εr*0.5,其中c=3*10^8m/s,εr是PCB板的介电常数,常用PCB板材Fr4一般在4.2-4.5左右,此时v=1.3*10^8m/s。

电容去耦半径R一般为波长的1/40~1/50,此处我们选择1/50,则常见0603 100nF电容的去耦半径约为:

R=(1/50)*1.3*10^8/(125.8*10^6)=0.02m

通过此计算方法,可知此电容只能对其半径2cm范围内电源起到去耦作用。

通过上述对去耦电容的去耦半径进行计算,可知在进行PCB布板时,去耦电容应尽量靠近对应电源引脚放置。

  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
Verilog是一种硬件描述语言,用于设计数字电路和系统。去直流是指将电路中的直流分量滤除,只保留交流的部分。 在Verilog中实现去直流的方法可以有多种,其中一种常见的方法是使用直流阻限器和电容。 首先,我们可以使用一个直流阻限器来阻断直流,只允许交流信号通过。直流阻限器的作用是将电路中的直流分量过滤掉,只透传交流信号。这可以通过在电路中加入一个电容和一个大的电阻来实现。电容将直接连接到输入信号,然后通过一个大的电阻与地连接。这样做可以确保电容充电或放电时,电流很小,直流信号被滤除。 其次,为了确保直流分量被滤除,我们还可以使用电容方法。电容主要是将交流信号合到下一个级联电路中,而去除直流信号。通过在电路中添加一个串联的电容,从而阻断直流信号,只保留交流信号。这样就可以实现去直流的效果。 需要注意的是,去直流的方法可以根据电路的具体设计和需求而有所不同。这里提到的方法只是其中一种常见的实现方式。在实际设计中,还需根据具体情况进行调整和优化。 综上所述,Verilog中可以使用直流阻限器和电容等方法实现去直流,将电路信号中的直流分量滤除,只保留交流部分。这样可以帮助我们更好地设计和分析数字电路和系统。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Cranx

感谢老铁打赏,666

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值