如何在verilog仿真中生成fsdb波形?

如何在verilog仿真中生成fsdb波形?

verilog仿真波形有多种格式,其中标准格式为VCD,可以作为跨工具的数据交换格式。但是VCD本身非压缩格式,通常比较大。对于纯数字仿真来说可以有其他的波形文件格式作为替代。比如Synopsys的VPD格式,还有FSDB。fsdb是verdi工具(被synopsys收购)的波形格式。而verdi的易用性收到广大数字工程师的青睐,本文介绍一下如何导出fsdb波形。以vcs+verilog为例,其他工具类似。

方法一:在verilog文件中

在测试文件中(一般是顶层)加入如下语句:

initial begin
     $fsdbDumpfile("xx.fsdb");
     $fsdbDumpvars(0,"top name");
end

其中fsdbDumpvars函数中第一个参数表示导出信号层级的深度,0则表示所有层级。
此外在vcs脚本中需要加入-P参数。以Makefile语法为例,如:

NOVAS=${NOVAS_HOME}/share/PLI/VCS/LINUX64
novas_args=-P ${NOVAS}/novas.tab ${NOVAS}/pli.a
run:
	vcs -full64 -debug_pp ${novas_args} *.v -top TOP -l vcs.log
	./simv

其中NOVAS_HOME是你的verdi安装目录。

方法二:利用do文件

该方法不需要在verilog中加入dump的语法或函数。
只需要在编写一个do文件,如:

fsdbDumpfile "xx.fsdb" 500
fsdbDumpvars 0 TOP "+all"
fsdbDumpon
run
fsdbDumpoff
quit

仿真脚本(Makefile),也不需要额外的-P参数,如下:

run:
     vcs -full64 -debug_pp -top TOP ${SRC} -l vcs.log
     ./simv -ucli -do tb.do -l run.log

是不是看起来简洁多了?可以同时在do文件中加入其他波形文件的导出命令,或其他更复杂的波形控制命令。更加方便灵活。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

poena

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值