RS触发器、D触发器、JK触发器、T,T‘触发器的功能详细总结

本文详细介绍了数字电路中的五种触发器:RS触发器(与非门和或非门)、D触发器、JK触发器和T/T'触发器。触发器在数字系统中扮演着关键角色,它们在时钟脉冲的控制下实现数据的存储和转换。RS触发器能够置零、置一或保持输出;D触发器在时钟上升沿时输出跟随输入;JK触发器具备置0、置1、保持和翻转功能;T触发器在T=1时翻转,T=0时保持;T'触发器则用于计数。这些触发器在构建各种时序电路时不可或缺。
摘要由CSDN通过智能技术生成

在实际的数字系统中往往包含大量的存储单元,而且经常要求他们在同一时刻同步动作,为达到这个目的,在每个存储单元电路上引入一个时钟脉冲(CLK)作为控制信号,只有当CLK到来时电路才被“触发”而动作,并根据输入信号改变输出状态。把这种在时钟信号触发时才能动作的存储单元电路称为触发器,以区别没有时钟信号控制的锁存器。

根据逻辑功能的不同特点,把触发器分为RS、JK、T、D等几种类型。

①首先我们介绍RS触发器(与非门)

这种触发器可以实现的功能有三种:1、输出置零 2、输出置一 3、输出保持不变

下面附上电路图,这是两种画法:

下面是他的逻辑符号:

逻辑功能:R反和S反不可同时为零,R反与S反不像同时Q输出与S相同,此时再将R反与S反同时调到高电位时,电路保持不变。实现Q输出端的三种功能。

②RS触发器(或非门)

电路图的两种画法:

逻辑符号以及真值表:

逻辑功能:首先输入R、S端不可同时为1,当RS端输入不相同时,Q端输出与S端相同,此时将R、S端都调到低电位时,输出保持不变。

③D触发器:

D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。D触发器有集成触发器门电路组成的触发器。触发方式有电平触发边沿触发两种,前者在CP(时钟脉冲)=1时即可触发,后者多在CP的前沿(正跳变0→1)触发。D触发器的次态取决于触发前D端的状态,即次态=D。因此,它具有置0、置1两种功能。

附上门电路图:

 这是一个门电路组成的触发器,当然使用时为了方便可以直接使用集成电路,这里为了方便理解。

逻辑符号:

实现功能:在CLK也就是cp端接收到由低电平变成高电平时输出端Q与输入端D保持一致。(这里用的是上升沿触发器符号为>,带有非好的为下降沿,使用时要看具体的边沿触发器类型)

④JK触发器

JK触发器是数字电路触发器中的一种基本电路单元。JK触发器具有置0、置1、保持和翻转功能。在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器。

电路图:

 逻辑符号:

逻辑功能:

 

⑤T触发器

T触发器是在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的触发器,即当T=0时能保持状态不变,当T=1时一定翻转的电路。

电路图:

逻辑符号:

 

逻辑功能:在时钟脉冲控制有效的控制下,T=1时具有反转的功能,T=0时具有保持的功能

⑥T'触发器

T′触发器又叫计数器,一个时钟周期到来,在上升沿到来实现对原状态的反转,那么每次上升沿到来都对原状态进行反转就可以实现计数。

电路图:

逻辑符号:

逻辑功能:随着时钟脉冲周期改变使输出的信号反转

 

 

 

 

 

 

  • 48
    点赞
  • 398
    收藏
    觉得还不错? 一键收藏
  • 3
    评论
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值