risc-v架构使用load指令和store指令访问存储器,其他指令无法访问存储器,该方案使得处理器核的硬件设计变得简单。
存储器的基本访问单位是字节(byte)。risc-v架构存储器的读和存储器的写指令支持一字节(8位)、半字(16位)、单字(32位)为单位的存储器读写操作。64位架构还可以支持双字(64位)为单位的存储器读写操作。
由于现在的主流应用是小端格式,因此risc-v架构仅支持小端格式。
risc-v架构使用load指令和store指令访问存储器,其他指令无法访问存储器,该方案使得处理器核的硬件设计变得简单。
存储器的基本访问单位是字节(byte)。risc-v架构存储器的读和存储器的写指令支持一字节(8位)、半字(16位)、单字(32位)为单位的存储器读写操作。64位架构还可以支持双字(64位)为单位的存储器读写操作。
由于现在的主流应用是小端格式,因此risc-v架构仅支持小端格式。