verilog与matlab数据文件的交换
下面的两个程序内容是,matlab先通过函数生成128点的16bit的正弦数据,然后以十六进制的格式输出到文件sinData.txt
。matlab生成sinData.txt
后,verilog程序读取sinData.txt
中的数据,然后将其输出为outData.txt
。verilog生成outData.txt
后,matlab将其读入,画图。
verilog程序如下
module filetest();
reg sys_clk_i,sys_rst_n;
integer fileIdw;
reg[15:0] data_mem[127:0];
reg[15:0] dataout;
initial begin
$readmemh("E:/guoweilkd/temp/matlab/sinData.txt",data_mem);
fileIdw = $fopen("E:/guoweilkd/temp/matlab/outData.txt","w");
sys_rst_n = 1'b0;
sys_clk_i = 1'b0;
#200 sys_rst_n = 1'b1;
end
always #10 sys_clk_i = ~sys_clk_i;
reg[7:0] i;
always @ (posedge sys_clk_i,negedge sys_rst_n) begin
if (!sys_rst_n) begin
dataout <= 16'd0;
i <= 'd0;
end
else begin
dataout <= i <= 8'd127 ? data_mem[i] : 0;
i <= i + 1'b1;
end
end
always @ (i) begin
if (i == 8'd129) begin
$fclose(fileIdw);
$stop;
end
if(i >= 1'b1) begin
$fdisplay(fileIdw,"%h",dataout);
end
end
endmodule
matlab程序如下
close all; %先关闭所有图片
pointIs = 128;
t = 0:1/(50*128):pointIs *(1/(50*128));
y = 1.5 + 0.081*cos(2*pi*50*t + 13*pi/8);
logicy = uint16(1:1:pointIs);
for i=1:1:pointIs
logicy(i) = y(i) * 4096 / 3.3;
end
fileID = fopen('sinData.txt','w');
fprintf(fileID,'%x\n',logicy);
fclose(fileID);
fid = fopen('outData.txt','r');
num = fscanf(fid,'%x');
inputy = uint16(1:1:pointIs);
for i=1:1:pointIs
inputy(i) = num(i);
end
fclose(fid);
plot(inputy,'r-x');
关于技术交流
此处后的文字已经和题目内容无关,可以不看。
qq群:825695030
微信公众号:嵌入式的日常
如果上面的文章对你有用,欢迎打赏、点赞、评论。