Cadence
不解不惑
这个作者很懒,什么都没留下…
展开
-
Cadence 学习笔记1
PCB设计注意事项1.电容的摆放位置,大的接近电源,小的接近芯片2.时钟电路离模拟器件要远3.RAM总线离模拟器件要远4.电容有一定的去耦半径,在放置的时间要注意不能放置的距离需要去耦的元器件太远。原创 2017-03-14 13:20:33 · 465 阅读 · 0 评论 -
orCAD原理图中显示封装信息
1.选择一个或多个元器件;2.右键选择Edit Properties;3.弹出属性,选择PCB Footprint 行(或列);4.然后右键选择Display,在弹出的对话框中,选择Value only 点击OK即可。原创 2017-03-14 19:42:37 · 13406 阅读 · 0 评论 -
cadence orcad 右侧的放置元件快捷图标消失不见
解决办法点击菜单栏View->Toolbar->Draw,然后打钩。原创 2017-03-14 21:52:43 · 14159 阅读 · 2 评论 -
orcad 生成网表时 ERROR(ORCAP-36052): Value for property PCB Footprint contains carriage return for C23.
出现问题原因是封装名字填写有问题 ,里面出现了空格,换行等符号解决办法:对有问题的封装右键edit进行编辑,填写正确的封装。原创 2017-03-15 09:47:06 · 11457 阅读 · 0 评论 -
cadence allegro 布线小技巧
add connect 放置线的时间不能方便调整已经放置的,slide拖拽也不熟练按照自己的设计走线技巧:采用add connect进行初步连线,然后通过add connect进行分段修正(选择add connect,点击要修正段的起点,然后沿着自己设定的路线走,走好后把线连到这根线这段外一点),需要的时间(线和想摆放的方式差点,差的也不多)可以使用slide协助下。原创 2017-03-15 23:09:58 · 4572 阅读 · 0 评论 -
cadence 网络标号和off page
1.在设计的时间连地的地方不能放置网络标号2.放置的时间要合理的分页,相关的放到一页,分模块3.要采用off-page connect 或port,这两种可以隔页连,就网络标号不能隔页连原创 2017-03-16 14:21:59 · 10022 阅读 · 1 评论