allegro约束管理器的学习

1)差分线neck mode的使用
在这里插入图片描述2)走线区域规则和间距区域规是不同的
3)创建区域规则的步骤
分为三个步骤
1在spacing中创建一个区域规则;
2在region中把区域规则赋予它;
3在pcb中,创建一个constraint region shape,并把区域规则赋予它;
4)相对延迟等长和绝对延迟等长
在相对等长的情况下。delta是偏差的意思,一般设置为0,代表没有偏差
设置误差的方法,右键change,delta 0, tolarance 10mil
5)total etch lenght 绝对延迟等长
6)约束管理器规则的导入和导出
在这里插入图片描述

7)out of date shape处理方法
在这里插入图片描述

在这里插入图片描述8)slide的使用
在这里插入图片描述

9)创建XNET网络,用的是EspiceDevice model模型
在这里插入图片描述
10)相对延时等长模型方法
在这里插入图片描述11)元器件快速查找对应模型
在这里插入图片描述
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值