LVDS是英文Low Voltage Differential Signaling的缩写,它是一种低压差分信号技术接口。采用LVDS接口,可以使得信号在差分PCB线或平衡电缆上以几百Mbps的速率传输,推荐的最高数据传输速率是655Mbps,而理论上可以达到1.923Gbps。
技术标准
目前,流行的LVDS技术规范有两个标准:一个是 TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA-644标准,另一个是 [1] IEEE 1596.3标准。1995年11月,以 美国国家半导体公司为主推出了ANSI/TIA/EIA-644标准。1996年3月,IEEE公布了IEEE 1596.3标准。这两个标准注重于对LVDS接口的电特性、互连与线路端接等方面的规范,对于生产工艺、 传输介质和供电电压等则没有明确。LVDS可采 用CMOS、GaAs或其他技术实现,其供电电压可以从+5V到+3.3V,甚至更低;其传输介质可以是PCB连线,也可以是特制的电缆。标准推荐的最高 数据传输速率是655Mbps,而理论上,在一个无衰耗的传输线上,LVDS的最高传输速率可达1.923Gbps。
特性
它在提供高数据传输率的同时会有很低的功耗,另外它还有许多其他的优势:
1、低至2V的电源电压兼容性
2、低噪声
3、高噪声抑制能力
4、可靠的信号传输
5、能够集成到系统级IC内
6、使用LVDS技术的的产品数据速率可以从几百Mbps到2Gbps。
7、它是电流驱动的,通过在接收端放置一个负载而得到电压,当电流正向流动,接收端输出为1,反之为0。
8、它的摆幅为250mv-450mv。
9、此技术基于ANSI/TIA/EIA-644LVDS接口标准。
【接口类型】
- 单通道LVDS:
a) 单路6位LVDS, 常称为“单6线”,有3组数据线,1组时钟线。这种接口能实现18bit RGB数据。例如下图是DS90C365A的结构图:
b)单路8位LVDS, 常称为“单8线”,有4组数据线,1组时钟线。这种接口能实现24bit RGB数据。例如下图是DS90C385A的结构图:
2. 双通道LVDS:
a) 双路6位LVDS,常称为“双6线”,有3x2组数据线,2组时钟线。这种接口能实现36bit RGB数据。(没有找到有这个接口的芯片)
b) 双路8位LVDS,常称为“双8线”,有4x2组数据线,2组时钟线。这种接口能实现48bit RGB数据。例如下图是DS90C387A的结构图:
【LVDS数据格式】
LVDS数据格式有2种:JEIDA标准和VESA标准。
LVDS的每个clock周期内有7bit数据
-
JEIDA标准,如下图,第一张图是24bit的RGB数据,其中XX表示未定义,一般是0,第二张是18bit的RGB数据,
-
VESA标准,同样,如果使用18bit的RGB数据,TxOUT3不使用。
屏的Datasheet会提供这个屏是什么类型的标准。例如下图是一个屏资料的说明,这说明这个屏使用的是VESA标准(注意虚线内的数据结构与VESA标准一致)
【RGB与LVDS的管脚对应关系】
以TI的DS90C385A系列芯片为例(参考DS90C385A的Datasheet和TI的文档SNLA014A)
芯片的Datasheet中会有TTL数据输入与LVDS输出的映射关系图,如下图:
假设屏是VESA标准,例如TxOUT0/RxIN0这个端口,从左到右对应的管脚是:
TxIN7 -> TxIN6 -> TxIN4 -> TxIN3 -> TxIN2 -> TxIN1 - > TxIN0
屏的信号对应关系:
G0 -> R5 -> R4 -> R3 -> R2 -> R1 -> R0
芯片的封装如果是TSSOP
所以接的管教对应的是:
Pin4 -> Pin3 -> Pin56 -> Pin55 -> Pin54 -> Pin52 -> Pin51
下图是2种标准与芯片管脚的对应关系:
如果RGB接口是18bit的,则TxOUT3不使用,如果屏是JEIDA标准的,硬件电路可以直接不改,不接TxOUT3即可,如果是VESA标准,则需要错位连接,比如TxIN0, TxIN1, TxIN2, TxIN3, TxIN4, TxIN6接的是R2-R7(即RGB信号的低2位不使用)
上面的图显示DE,VS和HS对应的接口是TxIN26,TxIN25, TxIN24。而TxIN23对应TxOUT3的XX位,不使用的话接GND。