![](https://img-blog.csdnimg.cn/20201014180756927.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
数字IC高频考点
文章平均质量分 85
record...
Jay丶ke
这个作者很懒,什么都没留下…
展开
-
FIFO深度计算
只有在突发数据传输过程中讨论FIFO深度要确定FIFO的深度,关键在于计算出在突发读写这段时间内有多少个数据没有被读走在发送方停止发送数据的"空闲时隙"内,接收方可以从容地接收剩下来的数据由于FIFO空满标志位的判断延迟,在实际应用中需要预留一些余量(虚空虚满)httpshttpshttpshttpshttps。......原创 2022-07-21 21:10:24 · 314 阅读 · 0 评论 -
异步复位同步释放
目录:异步复位同步释放1.复位目的:2.同步复位:3.异步复位:4.异步复位同步释放:异步复位同步释放1.复位目的:对一个芯片来说,复位的主要目的是使芯片电路进入一个已知的,确定的状态。主要是触发器进入确定的状态。在一般情况下,芯片中的每个触发器都应该是可复位的.复位可以使电路从确定的初始状态开始运行复位可以使电路从错误状态回到可以控制的确定状态2.同步复位:当reset信号为active的时候,寄存器在下一个时钟沿到来之后被复位,时钟沿到来之前寄存器还是保持其之前的值Q:同步复位电路原创 2022-05-19 20:42:26 · 17263 阅读 · 11 评论 -
跨时钟域CDC总结
目录:1.跨时钟域2.单bit信号的跨时钟域传输(1).慢时钟域到快时钟域(2).快时钟域到慢时钟域3.多bit信号的跨时钟域传输(1).MUX同步器(2).握手协议(3).异步FIFO1.跨时钟域对于跨时钟域的信号传输问题,从信号的性质方面考虑分为两方面:1)控制信号的传输;2)数据信号的传输。从信号的宽度方面考虑又分为以下两方面:1)单bit信号传输;2)多bit信号的传输。{单比特信号一般指单比特控制信号}{多比特信号一般指多比特数据信号}2.单bit信号的跨时钟域传输(1).原创 2022-01-21 16:27:18 · 1040 阅读 · 0 评论 -
亚稳态的分析与处理
目录:亚稳态1.亚稳态的详细定义:2.亚稳态的产生原因:3.亚稳态的具体表现:4.亚稳态的解决方法:亚稳态1.亚稳态的详细定义:亚稳态是指 D 触发器无法在某个规定的时间段内(决断时间)达到一个可确认的状态(0 或 1),进而处于一个振荡的不确定状态2.亚稳态的产生原因:D 触发器在时钟上升沿左右定义了一个亚稳态窗口–建立时间+保持时间(较新的逻辑器件会有较小的亚稳态窗口),在这段时间内,输入信号和时钟都应该保持不变。如果 D 触发器的输入数据在这个时间窗口内发生变化(数据更新),那么就违反了建立原创 2022-03-18 17:20:45 · 640 阅读 · 0 评论