使用FPGA设计的基于riscv指令集的入门级soc

ritter-soc是我大二时期在安路EG4s平台上设计的一款基于rv32im指令集的soc
可运行基本的程序,和coremark跑分

ritter-soc说明

介绍

项目地址: gayhub

ritter-soc信息

ritter-soc是我大二时期花了半年时间自研出来的基于riscv指令集的处理器
里面包括ritter-core以及总线和外设
所有设计均采用verilog设计
该项目使用sipeed公司的tang premier FPGA开发板上开发
目前ritter-soc支持完整的riscv32IM指令集
并在此基础上添加了简易的浮点加速单元(FPU)
能够运行完整复杂的程序

ritter-soc架构图 (仅作参考)

0.png

ritter-soc工作状态

工作频率:84MHZ
外设:一个串口,一个计数器 (以后会慢慢更新)
coremark跑分:
1.png

使用说明

使用安路(anlogic)公司提供的FPGA开发软件(TD,可在sipeed公司wiki中寻

  • 1
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值