基于串口控制SDRAM的读写操作

1.项目要求

功能要求:

  1. 串口发送 数据和写指令给 FPGA 来控制 SDRAM 写操作。
  2. 串口发送 读指令给 FPGA 来控制 SDRAM 读操作,并将数据返回到FPGA。

2外设选取

  1. PC与FPGA通信需要哪种方式:原理:主要看速率比较,看他是否属于高速。uart、以太网…

串口

SDRAM
在这里插入图片描述

3外设如何实现功能(数据手册)

  1. 通过数据手册看如何实现需要的功能。
  2. 如果有多个操作可能 起冲突:可以引入仲裁模块:来判断优先执行那个操作、
  3. 看时钟选取多大,相位:是否引入PLL 差分时钟
  4. 看接口通信速率:是否速率不匹配 引入rdy、fifo

串口:实现发送、接收数据

功能分析

通过串口的协议分析:
在这里插入图片描述

FPGA根据协议,建立以上时序图,从串口助手连续接收 1字节数据。

串口助手根据,FPGA建立的时序,和协议比对,连续接收 1字节数据。

就可以实现串口发送接收数据功能。

时钟分析

可以选取50M 100M 。。。

通信速率分析

5208个时钟

SDRAM:读写数据功能

功能分析

通过SDRAM接口协议:需要完成 初始化操作、自刷新操作、写操作、读操作功能。才能通过SDRAM实现读写

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值