计数器设计要点提示

1、所有集成芯片的电源(VCC或VDD)和地(GND)之间都要接10uf和0.1(104)uf的电容。分别用于低频滤波和高频滤波,有利于电源电压的稳定。集成芯片工作时,内部晶体管工作在频繁的开关状态,会引起电源的波动,因此需要这样的连接。如果发现电路不稳定就应当采取这种措施。
2、2输入与门如果接同一个输入端作用就是非门。
3、4511驱动数码管,输出需串联电阻,约2k左右。电阻越小,电流越大,耗能越高,亮度越高。通常不必太亮。
4、74ls系列芯片与74hc芯片工艺不同,ls系列承受电压最高约6V,HC系列可达18V——具体应查阅芯片手册。如果混合应用这些芯片,应用二者承受的低电压。
5、计数器的设计重点在于进制的设计,有两种方法。本人提供的是异步清零法。在计数满的下一个状态转换到零态。需要重点理解进制转换的方法,以练习不同进制的计数器设计。
6、定时器就是对固定周期的脉冲进行计数,脉冲周期越精确,定时越精确。可以尝试开发精密的定时器或时钟。
7、注意芯片的使能端,有些芯片的使能端不止一个。如,74161芯片,7、9、10应接高电平,否则芯片不工作。
8、手动焊接的电路注意不要虚焊。
9、有错误应当按照信号的流向逐个芯片排查其功能。
10、数码管的3、8引脚为公共端,已在内部连接好。

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值