数字集成电路——电路、系统与设计
文章平均质量分 93
笔记总结
Followex
asuka
展开
-
Chapter11 设计运算模块
Chapter11 Arithmetic Circuits11.3 Adders加法是最常用的运算操作,它也常常是限制速度的原件。因此仔细优化加法器及其重要。优化可以在逻辑层或电路层上进行。逻辑层上的优化意在重新安排布尔方程以得到一个速度较快或面积较小的电路。(eg. carry lookahead adder)电路层优化则着眼于改变晶体管的尺寸以及电路的拓扑连接来优化速度。11.3.1 the definition of addersAdder module and Truth原创 2021-08-18 23:18:09 · 280 阅读 · 0 评论 -
Logic Effort
Logic Effort1. Propagation DelayInverter Dalaytp=ln2 ReqCint(1+CL/Cint) = tp0(1+f/γ)t_p = ln2\ R_{eq}C_{int}(1+ C_L / C_{int}) \ = \ t_{p0}(1 + f/\gamma)tp=ln2 ReqCint(1+CL/Cint) = tp0(1+f/γ)f=CL/Cginf = C_L / C_{原创 2021-08-18 17:09:24 · 943 阅读 · 0 评论 -
Chapter6 CMOS组合逻辑门设计
Chapter 6 CMOS组合逻辑门设计深入讨论CMOS逻辑系列——静态和动态、传输晶体管、无比和有比逻辑优化逻辑门的面积、速度、能量或稳定性低功耗高性能的电路设计技术6.1 引言门电路从高层次上分为组合逻辑电路(非再生电路)和时序电路(再生电路):Combinational logic circuits:假设有足够的时间使逻辑门稳定下来,在任何时刻电路输出与其当前输入信号间的关系服从某个布尔表达式,而不存在任何从输出返回至输入的连接。Sequential logic circuit原创 2021-08-16 01:20:02 · 6895 阅读 · 1 评论