TDC综述(三)——问题、挑战、未来研究方向

3 问题、挑战、未来研究方向

  • 为了更好地理解基于FPGA的TDC的应用场景,分析最近基于FPGA的TDC实现的结果是很重要的。这将有助于确定TDC的体系结构限制,这些限制应该通过未来的研究来解决,从而能够在新兴的应用中使用基于FPGA的TDC。表1概述了最近基于FPGA的TDC,根据第二节中提出的分类法进行分组。还报告了最近关于ASIC TDC的部分清单。请注意,基于ASIC和FPGA的TDCs之间的比较不能以公平的方式进行。虽然它们可能在一些领域通用,但这两个实现的目标通常是不一样的。表1中给出了ASICT DCS,只是为了突出ASIC和FPGA为基础的TDC的性能之间的差距。
    在这里插入图片描述
    在这里插入图片描述
    在这里插入图片描述
  • 从文献分析来看,FPGA中TDC实现的最具探索性的体系结构是基于TDL的。这可能是由于最近的FPGA中可用的进位逻辑块上的传播时间很小。事实上,大多数分析研究工作的重点是改进TDL上的DNL和INL,而不是探索新的或替代的体系结构。相移时钟的体系结构提供了最好的非线性结果和非常低的硬件资源利用率,并且易于实现。差
  • 6
    点赞
  • 18
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值