FPGA开发-Vivado-IP篇
文章平均质量分 62
介绍基于Vivado IP的使用以及开发过程的总结。
CWNULT
电子专业硕士,从事数字集成电路设计、验证以及基于FPGA的控制系统、特种电源系统开发、数据采集系统研究与设计。
展开
-
Vivado Tri-MAC IP端口说明
详细描述了Xilinx Vivado tri-mac IP的每一个端口含义,对于初学者使用该IP有很大的帮助。原创 2024-02-04 20:33:34 · 1791 阅读 · 1 评论 -
Vivado MIG IP使用配置
Viavdo MIG的基本配置原创 2024-02-03 22:49:13 · 566 阅读 · 0 评论 -
Vivado Tri-MAC IP的例化配置(三速以太网IP)
本文章讲解了Xilinx Vivado中 tri-mac ethernet IP核的配置与使用,可以作为跑1Gbps配置的参考,实际上IP核的配置很简单,难点在于使用与端口的理解。原创 2024-02-04 19:47:37 · 2049 阅读 · 0 评论 -
FPGA的基本结构——CWNULT
1 FPGA的基本结构1.1基本组成从宏观上看FPGA主要由:输入/输出模块(IOB)、互联矩阵、逻辑单元(LB)这三个基本的部分组成,以及其他的硬件模块组成。其结构图如图1所示。1.2 FPGA的其他硬件资源(1)存储器、存储器控制器。(2)DSP模块。(如:MAC单元)(3)嵌入式处理器。(4)PLL(锁相环)等。1.3 逻辑单元(LB)的组成逻辑单元主要由:查找表(LUT)、DFF器、多路选择器(MUX)、进位生成器4部分组成。在一个逻辑单元(LB)中,实际上是由多个LUT、DFF原创 2021-05-18 15:45:49 · 2470 阅读 · 8 评论