干货 | 电路设计中如何减少ESD?

本文介绍了在电路设计和PCB设计中防止ESD损坏设备的方法,包括使用钳位二极管、瞬态电压抑制器、齐纳二极管、高频电容以及优化电路回路面积、线长等策略,旨在提高设备的ESD防护能力。
摘要由CSDN通过智能技术生成

干货 | 电路设计中如何减少ESD?


今天给大家分享的是:在电路设计和PCB设计如何防止ESD损坏设备。

在电子行业中,保护设备免受ESD损坏是必须要注意的。静电放电(ESD)是一种非常高的电压尖峰,很容易损坏集成电路和低功率半导体等小信号元件。

常见的ESD是由人体接触电子设备引起的,电荷在人体内累积,然后当身体接触到设备时,电荷就会放电,并伴随着非常高的电压尖峰。

下面介绍在PCB设计中如何减少ESD损害:

一、使用钳位二极管

钳位二极管最常用于集成电路中,以保护器件免受ESD的损坏。微控制器、数字信号控制器和处理器都具有内部的ESD钳位二极管。但是在低成本控制器内部有时候会没有钳位二极管,这个时候就需要靠近在外部添加一个钳位二极管。下图是IC固有的ESD钳位二极管。
 


IC固有的ESD钳位二极管

正常工作时,假设引脚1的电压预计在0-3.3V之间,D1和D2不会干扰。假设高电平为3.3V,则D1反偏不导通,另一方面D2也是不导通的,因为阴极连接到VCC,引脚的高电平等于VCC。当引脚1中的电压为0时,D2反向偏置,D1无偏置。

当存在由ESD引起的高压尖峰时,二极管会导通。例如:尖峰非常高,D2将正向偏置,尖峰将转移到VCC,从而保护IC的内部组件。当存在非常高的负尖峰时,D1将传导并将尖峰转移到地面。

这里必须要了解清楚你使用的IC是否具有保护。如果没有的话,就在外部添加钳位二极管。如下图所示:
 


在外部添加钳位二极管

如果打算在IC的所有引脚中都添加钳位二极管的话,那是肯定不行,而且成本也会很高。通常来说,在产品制造并放入外壳后,IC将不能再用,钳位二极管需要实现的特性引脚比较少。当然钳位二极管你可以用硅二极管或者肖特基二极管。

下面是通常需要钳位二极管保护的最常见的引脚:

1、编程引脚

通常来说,编程引脚是供工程师使用的。有些产品需要在现场重新编程,编程引脚上发生ESD的可能性比较高。

在编程引脚上添加钳位二极管的另一个原因是因

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值