![](https://img-blog.csdnimg.cn/20201014180756927.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
数电FPGA实验
文章平均质量分 80
superlistboy
这个人很懒,还没有简介
展开
-
数电实验 数字电子钟设计 基于quartus 实现计时校时闹钟秒表稍复杂音频 分享电路图设计以及工程文件
数字电子钟设计本文主要完成数字电子钟的以下功能1、计时功能(24小时)2、秒表功能(一个按键实现开始暂停,另一个按键实现清零功能)3、闹钟功能(设置闹钟以及到时响10秒)4、校时功能5、其他功能(清零、加速、星期、八位数码管显示等)前排提示:前面几篇文章介绍过的内容就不详细介绍了,可以看我专栏的前几篇文章。PS.工程文件放在最后面总体设计本次设计主要是在前一篇文章 数字电子钟基本功能的实现 的基础上改编而成的,主要结构不变,分频器将50MHz分为较低的频率备用;dig_select原创 2022-01-02 08:00:00 · 54973 阅读 · 30 评论 -
实验四 基于FPGA的数字电子钟设计(1) 基本功能的实现 quartus电路图演示
实验四 基于FPGA的数字电子钟设计实验任务:基于FPGA实验平台完成数字电子钟的设计与调试;基本功能:能实现秒、分钟、小时的计数,计数结果清晰稳定的显示在6位数码管上。模块设计一、经过实验一到三,我们已经设计完成了以下模块的设计(如果有不明白的同学可以看看我专栏的前面的三篇文章哦)1、模100计数器m1002、分频器fre_div3、decoder模块(补段后的)4、dig_select模块5、模六计数器cnt66、sec_select模块二、这次实验是要实现数字电子钟的原创 2021-12-15 00:13:38 · 39024 阅读 · 38 评论 -
实验三 基于FPGA的数码管动态扫描电路设计 quartus/数码管/电路模块设计
实验三 基于FPGA的数码管动态扫描电路设计(包含电路图设计和quartus工程文件白嫖)1. 实验目的:(1) 熟悉7段数码管显示译码电路的设计。(2) 掌握数码管显示原理及静态、动态扫描电路的设计。2. 实验任务: (1) 基本任务1:利用FPGA硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选;(2) 基本任务2:利用FPGA硬件平台上的4位数码管显示模10计数结果(以1S为节拍);原创 2021-12-13 21:14:34 · 60420 阅读 · 29 评论 -
实验二 基于FPGA的分频器的设计(基本任务:设计一个分频器,输入信号50MHz,输出信号频率分别为1KHz、500Hz及1Hz。拓展任务1:用按键或开关控制蜂鸣器的响与不响。拓展任务2:用按键或开)
实验二 基于FPGA的分频器的设计1. 实验目的:(1) 掌握QuartusⅡ软件的层次型设计方法;(2) 掌握元件封装及调用方法;(3) 熟悉FPGA实验平台,掌握引脚锁定及下载。2. 实验任务:(1) 基本任务:设计一个分频器,输入信号50MHz,输出信号频率分别为1KHz、500Hz及1Hz。(2) 拓展任务1:用按键或开关控制蜂鸣器的响与不响。(3) 拓展任务2:用按键或开关选择1KHz和500Hz两种不同频率信号驱动蜂鸣器。基本任务:(1)设计思路实验平台上提供有两个时钟信号原创 2021-12-07 23:36:19 · 37457 阅读 · 12 评论 -
数电FPGA实验:实验一 基于FPGA的计数器设计 (基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真)
实验一 基于FPGA的计数器设计1. 实验目的:(1) 掌握QuartusⅡ软件的设计流程;(2) 学习原理图设计方法和波形仿真方法。2. 实验任务:(1) 基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。(2) 拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真。(3) 拓展任务2:通过编译、仿真等手段,在所提供的Lab1_mistake观察常见错误现象并记录。3.实验步骤基本任务:(1)新建工程(包括quartus的下载与使用,具体可以看原创 2021-12-07 22:34:22 · 22471 阅读 · 9 评论