数电FPGA实验:实验一 基于FPGA的计数器设计 (基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真)

实验一 基于FPGA的计数器设计

1. 实验目的:
(1) 掌握QuartusⅡ软件的设计流程;
(2) 学习原理图设计方法和波形仿真方法。
2. 实验任务:
(1) 基本任务:采用原理图法设计一个十进制计数器,完成波形功能仿真和时序仿真。
(2) 拓展任务1:采用原理图法设计一个六进制计数器,完成波形功能仿真和时序仿真。
(3) 拓展任务2:通过编译、仿真等手段,在所提供的Lab1_mistake观察常见错误现象并记录。
3.实验步骤

基本任务:

(1)新建工程(包括quartus的下载与使用,具体可以看实验报告)
(2)设计电路
基本任务
思路:利用集成的74390芯片。根据该芯片的功能表,将QA与CLKB相连为模10计数功能。通过总线将输出端QA,QB,QC,QD送到output端(最后会有工程文件下载连接)

拓展任务1:

(1)设计思路
以基本任务设计的模10计数器为基础,模6计数器只要将模10计数器计数到6的时候清零,重新从0开始计数。

评论 9
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值