【XilinxFPGA】阻塞赋值与非阻塞赋值

前言

在时钟驱动的代码块中,阻塞赋值是串行执行(你先走我再走),而非阻塞赋值是并行执行(一起走),
需要补充的是:
当在时钟触发的阻塞赋值中,分支结构的所有阻塞赋值将在一个时钟内全部执行,同时所有阻塞代码中有右值变量改变则在下个时钟沿改变输出量,而非阻塞赋值是根据时钟沿的触发同步并行执行。
而在非阻塞赋值中,分支内部代码将在满足条件开始的时钟沿的下一个时钟沿执行。

1.阻塞模块

在这里插入图片描述
在这里插入图片描述

2.非阻塞模块

在这里插入图片描述
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值