自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 收藏
  • 关注

原创 Verilog学习

目录一、Verilog语言学习1.门电路2.组合电路3.时序电路实验目的:1.在线Verilog编程网站学习。2.安装并注册 Robei 软件,按照“7天学好Robei”指导书,完成练习。实验环境:HDLBites参考资料:大佬的知乎一、Verilog语言学习1.门电路(1)非门Notgatemodule top_module( input in, output out );assign out=~in;//注意,~是按位求反,!是逻辑求反endmodule成功后出现波形

2021-04-25 17:36:59 586 1

原创 基于 NIOSII 软核的流水灯实验

目录一、硬件设计1.建立新项目2.进行 Qsys 系统设计3.进行逻辑连接和生成管脚4.芯片引脚设置5.编译工程6.分配物理针脚二、软件设计1.启动 Nios II SBT2.创建工程3.修改程序4.编译工程三、运行项目1.配置 FPGA2.运行/调式程序实验目的:1.学习 Quartus Prime 、Platform Designer、Nios II SBT 的基本操作;2.初步了解 SOPC 的开发流程,基本掌握 Nios II 软核的定制方法;3.掌握 Nios II 软件的开发流程,软件

2021-04-24 10:38:06 377

原创 Quartus II错误集

目录一、Nios II错误集一、Nios II错误集类似这种错误address 0x4acc of hello.elf section `.rwdata' is not within region `onchip_ram'address 0x63b4 of hello.elf section `.bss' is not within region `onchip_ram'可能时RAM的大小不够,也有可能是中断地址(exception address) 的偏余量不够,设置大些就可以了。如果还是出现

2021-04-22 23:41:46 909

原创 机器学习人工智能——逻辑回归

目录一、实验目的:1.学习理解逻辑回归的基本概念,练习python代码的实现。2.准确理解机器学习算法的常用评价指标。实验环境:Jupyter Notbook参考资料:(周志华–西瓜书) 真正例率(TPR)、假正例率(FPR)与查准率(P)、查全率(R)一、...

2021-04-22 16:06:49 355

原创 Python矩阵运算、下降梯度和最小二乘法

目录一、python矩阵二、梯度下降法三、最小二乘法实验目的:1.练习Python矩阵2.解释微分、梯度的含义? 什么是梯度下降法?并用用梯度下降法手工求解参考,在Excel里用牛顿法、或者梯度下降法求解 z=2(x-1)2+y2 的近似根。3.线性回归可以用最小二乘法求解,也可以用梯度下降法求解,试比较二者的结果。参考1,参考2实验环境:python3.x,Anaconda参考资料:python矩阵基本运算.doc前置实验:环境搭建好一、python矩阵二、梯度下降法三、最小

2021-04-14 09:33:15 553

原创 半加器和1位全加器设计并在硬件上实践

目录一、全加器介绍二、半加器设计1.新建工程2.半加器原理图3.将半加器设置为可调用元件4.半加器仿真三、全加器设计1.新建全加器原理图2.全加器仿真四、和硬件一起实验1.设置芯片2.绑定引脚3.硬件实验4.硬件接线和结果实验目的:基于Quartus-II软件完成一个1位全加器的设计实验环境:Quartus-II前置实验:Quartus仿真实验参考资料:课程资料一、全加器介绍全加器英语名称为full-adder,是用门电路实现两个二进制数相加并求出和的组合线路,称为一位全加器。一位全加器可以

2021-04-07 17:22:00 2736

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除