[Verilog学习笔记]③数字逻辑电路设计方法

本文深入探讨了逻辑电路的两大类别——组合逻辑电路和时序逻辑电路。组合逻辑电路通过结构描述、逻辑代数和真值表进行分析,强调功能抽象。时序逻辑电路则结合了组合逻辑和存储电路,具备记忆功能,其状态反馈影响输出。了解这些基础知识对于电子工程和计算机科学至关重要。
摘要由CSDN通过智能技术生成

一、组合逻辑电路

1.结构描述

对电路的直接表示

2.逻辑代数

写出所有极小项,使用卡诺图化简,得到最终表达式,进行语句编写

3.真值表

用case语句进行穷举

4.抽象描述

从功能出发

二、时序逻辑电路

时序逻辑电路包括组合逻辑电路和存储电路两部分,存储电路具有记忆功能,通常由触发器组成。
存储电路的状态反馈到组合逻辑电路输入端,与外部输入信号共同决定组合逻辑电路的输出

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值