20计算机数电实验四--编译器的门级建模

一 实验过程
第一步:打开Quartus II新建一个工程文件路径如图(新建一个与项目名称相同的文件) 在这里插入图片描述
在这里插入图片描述
第二步:点击file 新建,对话框中选择 Verilog HDL File
在这里插入图片描述
第三步:输入代码
module DEC2x4 (Z,A,B,Enable );
output [3:0] Z;
input A,B,Enable;
wire Abar,Bbar;

not
not0 (Abar,A),
not1 (Bbar,B);
nand
nand0(Z[3],Enable,A,B),
nand1(Z[0],Enable,Abar,Bbar),
nand2(Z[1],Enable,Abar,B),
nand3(Z[2],Enable,A,Bbar);

endmodule

module tb_22;
reg a,b,e;
wire [3:0] z;

initial
begin
a=0;b=0;e=0;
#10 a=0;b=0;e=1;
#10 a=0;b=1;
#10 a=1;b=0;
#10 a=1;b=1;
#10 a=1’bx;b=1’bx;
#10 $stop;
end

DEC2x4 my_dec2x4 (z,a,b,e);
endmodule
运行并保存
在这里插入图片描述
在这里插入图片描述
第四步:
点settings,再点击Compile text 在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
第五步:在这里插入图片描述
跳转到Modelsim显示出波形图
在这里插入图片描述
二 过程链接
https://v.qq.com/x/page/o3247dnsqfv.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值