前言
展频时钟技术(SSC,Spread Spectrum Clock)是抑制EMI的重要手段之一,本文介绍在HFSS+Circuit中的SSC技术仿真实践。
关键词:SSC,HFSS,Circuit
1. 什么是SSC?
展频时钟(SSC,Spread Spectrum Clock)顾名思义是一种对时钟频率进行调制以削平时钟产生的峰值能量的技术,可降低由时钟基频及其谐波信号产生的EMI尖峰,从而优化系统EMC结果(含传导与辐射骚扰);
展频的基本原理是通过将窄带信号转换为宽带信号,将能量分散在一定的宽频范围内,从而降低EMI的影响,如下图所示。
2. 实践案例
-
在HFSS中绘制简单传输线模拟PCB中的CLK走线;
-
确认S参数是否正常;
- 新建Circuit工程,将HFSS中的传输线模型拖拽至电路中,给其中一个端口添加SS_Clock Source;
- SS_Clock添加方式:Source路径与查找关键词如下;
- 本文仿真中所设置的SSC参数如下;
- 展频与不展频对比:通过SSC能够有效降低CLK信号的基频及其谐波峰值能量;
- 将两种激励分别Push至HFSS中对比RE结果:SSC能够降低CLK信号线的辐射噪声。
关注“电磁学社”,让电磁仿真不再复杂!
- 关注回复 -
【资料】获取学习资料
【进群】加技术交流群
【咨询】产品解决方案