Camera电源设计指南

随着摄像头画质要求不断提升,必然要求硬件相关设计更加严格,电源设计尤为重要,尤其是暗态下CMOS的模拟电路增益会增大,常出现暗态条纹;为避免此情况就要对AVDD和其他电源、信号的设计更加规范。

模组连接器Pin排序原则:
1.Pin排序推荐示意:1)13M以及13M以上的模组需要使用>=30pin的连接器,以确保足够GND以及信号质量
2)如果MIPI组与组之间间不能增加DGND隔离,至少每2组MIPI则需要DGND隔离,不能增加DGND的MIPI组之间需保持3倍线宽
3)AVDD和AGND一起走线,AFVDD和AFGND一起走线
4)MCLK可以利用17# pin的DGND和连接器周围DGND形成包地走线
5)23# pin如果没有特殊应用设计为DGND,如果有其他电源/控制信号可以启用

2.连接器的Pin排序涉及到和AP芯片CSI接口之间是否方便走线,同时也涉及信号质量,
以及Pin之间的相互影响,Pin的排序一般遵循以下几点:
1)优先考虑MIPI DATA/CLK的排序能走线顺,短,少打孔,保证阻抗和参考地完整,且远离射频大电流
2)MIPI DATA/CLK尽量在连接器的同一边
3)每组MIPI DATA/CLK Pin的两边有数字GND Pin
4)MCLK Pin的两边有数字GND Pin
5)AVDD Pin的一边有AGND Pin,另一边最好数字GND或其他控制信号,避免其他电源并列,或AVDD考虑放在连接器靠外位置为佳
6)AFVDD Pin的一边有AFGND Pin,另一边避免其他电源/I2C/MCLK
7)对于比较大电流要求的电源根据连接器物理Pin宽度考虑通流能力是否多Pin使用



主板原理图和PCB设计(原理图框图)
原理图和PCB设计(地系统部分):
摄像头模组内部区分开模拟AGND和数字DGND,
主板靠近连接器的地方摄像头AGND和AFGND过电容后直接打到系统主地
AFVDD和AVDD不能共用一个电源
如果可以,AGND可以有尽量大一些面积

原理图和PCB设计(布局部分)
主板连接器的摆放和MIPI CSI接口之间应该使得走线尽量短,走线少孔,有完整参考地
PMU端输出电容靠近PMU放置,连接器端的滤波电容尽可能贴近连接器放置
电源应先到电容再到连接器
对于AVDD,需要RC组合滤波便于后续调试的可能性,均尽可能贴近连接器放置,且0.1uF电容比4.7uF要更靠近连接器放置
如果是用第三方LDO供电,LDO以及输出电容要尽可能靠近主板连接器放置
如果增加共模滤波器,尽可能靠近主板连接器放置
模组内部的AVDD/DVDD/IOVDD/AFVDD滤波电容要靠近对应电源输入Pin放置

原理图和PCB设计(layout部分)
每组MIPI Data和MIPI CLK包地,有完整参考地和100ohm+/-10%阻抗控制,打孔数量<=4个,主板和模组的总长度<75mm,避免表层走线
AVDD需要全程包地,走线尽可能短,避免与大电流,RF,时钟并行和相邻
MCLK需要全程包地
MIPI对的内部之间长度控制,P和N<0.5mm
MIPI对的组间之间长度控制,<2mm
AVDD/MCLK/MIPI信号换层孔周围增加地孔2~3个  AFVDD避免与大电流,时钟并行和相邻
AVDD/DVDD/IOVDD/AFVDD根据工作峰值电流大小考虑走线宽度,13M为例1盎司铜厚,AVDD~8mil, DVDD~10mil, IOVDD~4mil, AFVDD~8mil
连接器的下方表层保持完整GND,下方次外层尽量保持完整GND
若要添加测试点,MIPI信号线先到测试点再到连接器,信号线不可分叉
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值