FPGA
真实的螃蟹
未知
展开
-
Microblaze入门
首先例化一个Microblaze:http://www.eeboard.com/evaluation/digilent-cmod-a7-fpga/6/这是一个简单的例子http://blog.csdn.net/duinodu/article/details/46723181详细介绍了Vivado设置http://blog.csdn.net/duinodu/article/details/46741...原创 2018-04-01 11:12:20 · 19080 阅读 · 0 评论 -
Microblaze工程实例:生成一个可以输出双浮点数的工程配置全过程
前面已经有博客介绍了MB的基本情况,这里将深入介绍MB的设置,可以用printf打印出双浮点数并操作BRAM。原创 2018-05-12 19:23:18 · 4244 阅读 · 0 评论 -
英伟达开源深度学习加速器介绍
数字逻辑设计的开源项目非常少,这一方面是因为门槛比较高,学生很难验证学习;另一方面是项目迭代反馈的周期很长。比较有名的开源代码网站当属OpenCore,它的官方网站是:https://opencores.org/,不过逛过的同学也发现其实开源的项目还是非常少的,只有基本的FFT、LMS算法等,鲜少大型开源项目。目前来说最有名的开源数字逻辑项目就是RISC-V微处理器项目了,官方网站是...原创 2018-04-29 23:41:44 · 8146 阅读 · 2 评论 -
Vivado工程经验与时序收敛技巧
FPGA毕竟不是ASIC,对时序收敛的要求更加严格,现在就介绍本人在工程中学习到的各种时序约束技巧。首先强烈推荐阅读官方文档UG903和UG949,这是最重要的参考资料,没有之一。本文将从代码风格,时序修改,工程设置等几个方面介绍本人的实践经验,希望各位FPGAer给出宝贵建议。一些有用的资料:Xilinx官方专家答疑视频:http://webinar.eccn.com/details/20180...原创 2018-06-20 10:43:55 · 17802 阅读 · 1 评论