假如DDR时钟800M,4:1模式下,用户端为200M,
用户端位宽为128bit,200128=25600Mbit,
物理段16800*2=25600Mbit;
假如DDR时钟800M,2:1模式下,用户端为400M,
用户端位宽为64bit,40064=25600Mbit,
物理段16800*2=25600Mbit;
可见,物理端和用户端的数据速率是一致的。
这个跟平常说的 输入视频带宽+输出视频带宽 <= ddr带宽有什么区别
可以这么理解 ,
输入视频带宽 + 输出视频带宽 ,<=
DDR 用户端数据速率( 比如 ui_clk * wfifo的读数据位宽
- ui_clk * rfifo1的写数据位宽 + ui_clk* rfifo2的写数据位宽 = ui_clk * 128 )=
DDR 物理端数据速率
整个过程:
输入视频 先进入wfifo ,ui_clk从wfifo读数据(数据位宽128),写入到ddr,
读出时,ui_clk分时读出并写入rfifo1和rfifo2(数据位宽128),再
输出视频1 读取rfifo1,
输出视频2 读取rfifo2
所以,
物理端和用户端的数据速率是一致的,说的是DDR IP 用户端和 物理端;
输入视频带宽+输出视频带宽 <= ddr带宽(即DDR IP用户端)说的是 wfifo,rfifo1,rfifo2这些缓冲FIFO的两端;
两者说的不是一个地方,不矛盾