allegro笔记

allegro 设置出线方向

鼠标右键,取消enhanced pad entry

先直后斜取消选择toggle,反之则是先斜后直(下图均为从左开始走线)

        

选择finish,会自动走完该段线

 

 

 

allegro 如何删除没有网络的net和shape

先锁定所有有网络的线和shape,然后再点击删除

 

在Allegro中如何Rename的时候把部分器件保护起来

把要重新Rename位号的器件在Edit – Properties中添加一个Auto_rename属性,记住右边的Find栏中要选择Comps

 

 

导入DXF文件时报错

'LINE' object may not exist on class 'ROUTE KEEPOUT'

解决方法:先导入到outline层,然后再导入route keepout

 

在等长走线时,如何更改target目标线?

答:绕等长有两种:一种是设在一定范围内绕没有基准,就是说在一组BUS里必须绕到这个范围内才会变绿,这个我一般不用,因为BUS里少绕一根不到这个范围就不会变绿。另一种就是设在一定范围内有基准的,也许就是你表达的这种,ElectricalConstraint Set-->Net-->Routing-->Relative Propagation-->relative Delay-->Delta:Tolerance下你想设做基准的Net,点鼠标右键,在下拉菜单选择set as target。

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Allegro 常用Properties

 

 

Property 

可加入之对象 

可否在线路图中加入 

ALT_SYMBOLS 

Device 

yes 

AUTO_GENERATED_TERM 

Component 

no 

AUTO_RENAME 

Reference Designator (Component) 

no 

BOARD_THICKNESS 

Board 

no 

BOM_IGNORE 

Component 

yes 

BUS_NAME 

Net 

yes 

CLIP_DRAW 

Design (board), Symbol 

no 

CLIP_DRAWING 

Connect line, Device, Pin, Filled rectangle, Line, Rectangle, Shape, Symbol, Via, Void 

no 

CLOCK_NET 

Net 

yes 

COMPONENT_WEIGHT 

Reference Designator (Component) 

yes 

C_TEMPERATURE 

Reference Designator (Component) 

yes 

DENSE_COMPONENT 

Reference Designator (Component) 

yes 

DFA_DEV_CLASS 

Board, Symbol 

no 

DIFFERENTIAL_PAIR 

Net 

yes 

DIFFP_2ND_LENGTH 

Net 

no 

DIFFP_LENGTH_TOL 

Net 

no 

DRIVER_TERM_VAL 

Net 

no 

ECL 

Net 

yes 

ECL_TEMP 

Net 

yes 

EDGE_SENS 

Net, Xnet, ECSet 

no 

ELECTRICAL_CONSTRAINT_SET 

Net 

yes 

FILLET 

Connect Line 

no 

FIRST_INCIDENT 

Net, Xnet, ECSet 

no 

FIX_ALL 

Reference Designator (Component) 

yes 

FIXED 

Reference Designator (Component), Symbol, Connect Line, Filled rectangle, Line, Net, Pin, Rectangle, Shape, Via 

yes 

FIXED_T_TOLERANCE 

TPoint 

no 

FP_BOARD_CLEARANCE 

Board 

no 

FP_NOTES_TEXT_BLOCK 

Board 

no 

FP_REFDES_TEXT_BLOCK 

Board 

no 

FP_ROOM_NAME_TEXT_BLOCK 

Board 

no 

GROUP 

Function Designator 

yes 

HARD_LOCATION 

Reference Designator, Function Designator 

yes, but not seen in schematic as LOCATION 

HEAT_SINK_FACTOR 

Reference Designator (Component) 

yes 

IDF_OWNER 

All Objects 

no 

IMPEDANCE_RULE 

Net, ECSet 

no 

INSERTION_CODE 

Device 

yes 

J_TEMPERATURE 

Reference Designator (Component) 

yes 

LEAD_DIAMETER 

Board, Symbol 

no 

LOAD_TERM_VAL 

Net 

no 

LOGICAL_PATH 

Function Designator (Component) 

yes, but assigned by PXL. Not user defined. 

MAX_BOND_LENGTH 

Net, Connect Line 

no 

MAX_BVIA_STAGGER 

Net 

no 

MAX_EXPOSED_LENGTH 

Net, ECSet 

yes 

MAX_FINAL_SETTLE 

Net, ECSet 

yes 

MAX_OVERSHOOT 

Net, ECSet 

yes 

MAX_PARALLEL (PARALLELISM) 

Net, Connect Line, ECSet 

no 

MAX_PEAK_XTALK (MAX_PEAK_CROSSTALK) 

Net 

no 

MAX_POWER_DISS 

Device, Reference Designator (Component) 

yes 

MAX_SSN 

Net 

no 

MAX_STUB_LENGTH 


 

yes 

MAX_UNDERSHOOT 

Net, Connect Line 

yes 

MAX_VIA_COUNT 

Net, ECSet 

yes 

MAX_XTALK (MAX_CROSSTALK) 

Net 

no 

MAX_XTALK (MAX_CROSSTALK) 

Net, Connect Line 

no 

MIN_BVIA_GAP 

Net 

no 

MIN_BVIA_STAGGER 

Net 

no 

MIN_FIRST_SWITCH 

Net, ECSet 

no 

MIN_HOLD 

Net, Pin 

yes 

MIN_LINE_WIDTH 

Net, Connect Line 

yes 

MIN_NECK_WIDTH 

Net, Connect Line 

yes 

MIN_NOISE_MARGIN 

Net, ECSet 

yes 

MIN_SETUP 

Net, Pin 

yes 

NET_PHYSICAL_TYPE 

Net, Constraint Area (Shape, Rectangle) 

yes 

NET_SCHEDULE 

Net, ECSet 

no 

NET_SPACING_TYPE 

Net, Constraint Area (Shape, Rectangle) 

yes 

NO_DRC 

Pin, Via 

no 

NO_GLOSS 

Net 

yes 

NO_LIN2SHAPE_FAT 

Connect Line 

no 

NO_PIN_ESCAPE 

Reference Designator (Component) , Net, Pin 

yes 

NO_RAT 

Net 

yes 

NO_RIPUP 

Net 

yes 

NO_ROUTE 

Reference Designator (Component), Net 

yes 

NO_SHAPE_CONNECT 

Pin, Via 

yes 

NO_SWAP_GATE 

Reference Designator, Function Designator 

yes, but assigned by PXL. See PXL documentation. 

NO_SWAP_GATE_EXT 

Function Designator 

yes, but assigned by PXL. See PXL documentation. 

NO_SWAP_PIN 

Reference Designator, Function Designator, Pin 

yes, but assigned by PXL. See PXL documentation. 

NO_TEST 

Net 

yes 

NO_VIA_CONNECT 

Pins, Vias 

no 

PACKAGE_HEIGHT_MAX and PACKAGE_HEIGHT_MIN 

Rectangle, Shape 

no 

PARALLELISM (MAX_PARALLEL) 

Connect Line, Net 

no 

PIN_ESCAPE 

Reference Designator, Pin 

yes 

PIN_SIGNAL_MODEL 

Pin 

no 

PINUSE 

Pin 

yes, but assigned by PXL. See PXL documentation. 

PLACE_TAG 

Reference Designator (Component) 

no 

PLATING 

Shape 

no 

PROBE_NUMBER 

Net 

yes 

PROPAGATION_DELAY 

Net, ECSet 

no 

PULSE_PARAM 

Net, Xnet, Bus, Diff Pair 

no 

RATED_CURRENT 

Device 

yes 

RATED_MAX_TEMP 

Device 

yes 

RATED_POWER 

Device 

yes 

RATED_VOLTAGE 

Device 

yes 

RATSNEST_ SCHEDULE 

Net, ECSet 

no 

REF_DES_FOR_ASSIGN 

Function 

no 

RELATIVE_PROPAGATION_DELAY 

Net, ECSet 

no 

REUSE_ID 

Compnent, Symbol 


 

REUSE_INSTANCE 

Component 

yes 

REUSE_MODULE 

Component 

yes 

REUSE_NAME 

Component 

yes 

REUSE_PID 

Component, Symbol 


 

ROOM 

Reference Designator, Function Designator 

yes 

ROOM_TYPE 

Room Boundary 

no 

ROUTE_PRIORITY 

Net 

yes 

ROUTE_TO_SHAPE 

Net 

no 

SAME_NET 

Nets 

no 

SHIELD_NET 

Net 

yes 

SHIELD_TYPE 

Net 

yes 

SLOTNAME 

Function 

no 

STUB_LENGTH 

Net, ECSet 

yes 

SWAP_GROUP 

Function Designator 

yes, but assigned by PXL. not user-assigned. 

SYS_CONFIG_NAME 

Board 

no 

T_TEMPERATURE 

Reference Designator (Component) 

yes 

TERMINATOR_PACK 

Device 

no 

TESTER_GUARDBAND 

Net, Pin 

no 

THERMAL_RELIEF 

Thermal Connect Line 

no 

THICKNESS 

Layout Cross Section 

no 

TIMING_DELAY_OVERRIDE 

Net, Pin 

no 

TOL 

Device 

yes 

TOPOLOGY TEMPLATE 

Net 

yes 

TOPOLOGY_TEMPLATE_REVISION 

Net, ECSet 

yes 

TOTAL_ETCH_LENGTH 

Xnet, net, bus or diff pair 

yes 

TS_ALLOWED 

Net 

yes 

UNFIXED_PINS 

Board, Symbol 

no 

VALUE 

Discrete Device 

yes 

VIA_LIST 

Net 

no 

VOLTAGE 

Reference Designator (Component) 

yes 

WEIGHT 

Pin 

no 

WIRE_LENGTH 

Net 

yes 

XTALK_ACTIVE_TIME 

Net, ECSet 

no 

XTALK_IGNORE_ NETS 

Net 

no 

XTALK_SENSITIVE_TIME 

Net, ECSet 

no 

 

 

 

 

导入logo

打开封装编辑软件

 

 

 

 

 

 

 

 

 

  • 1
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
### 回答1: allegro DDR3 是一种类型的计算机内存,用于提供高性能和可靠的数据存储和处理功能。DDR3 是第三代双倍数据率(Double Data Rate)内存技术,它比前一代DDR2内存提供更高的数据传输速率和更低的能耗。 allegro DDR3 具有多种优点和特性。首先,它的传输速率比较高,可以提高计算机的整体性能。相较于DDR2内存,DDR3内存的数据传输速率提高了约两倍。这对于要求高速数据读写的任务,如多任务处理、图形渲染和大型数据库操作,非常重要。 其次,allegro DDR3 的能效比较高。通过采用低电压操作,DDR3内存能够显著减少功耗,进一步提高了系统的效能。此外,DDR3内存还采用了节能模式,会自动降低功耗。 最后,allegro DDR3 的容量和兼容性也很广泛。它的存储容量可达到64GB,能够满足大部分计算机应用的需求。另外,DDR3内存也相对成熟,广泛应用于各种计算机领域,包括桌面、笔记本、服务器和工作站。 总的来说,allegro DDR3 是一种高性能、能效高、容量大且广泛兼容的计算机内存。无论是用于家庭办公还是大型数据处理,它都能够提供稳定可靠的数据存储和处理能力。 ### 回答2: Allegro DDR3是一种主板内存,也是一种电子产品中使用的随机存取存储器(RAM)技术。它是DDR3(双倍数据率3代)标准的一部分,是DDR2(双倍数据率2代)的升级版本。 Allegro DDR3与其前身DDR2相比,在速度、带宽和功耗方面有了显著的改进。它能提供更高的数据传输速度,通常以800 MHz到2133 MHz的频率运行。这使得计算机能够更高效地处理数据,并提高系统的整体性能。 除了速度之外,Allegro DDR3还提供了更大的存储容量。它的存储大小通常从1 GB到16 GB不等,这意味着用户可以存储更多的数据和程序在电脑上,而不需要频繁地进行读写操作。 此外,Allegro DDR3还具有较低的功耗。相比于DDR2,它能够以更低的电压运行,从而减少了能耗和发热量。这对于节能环保和延长电子产品的电池寿命都非常重要。 总之,Allegro DDR3是一种高效、高速、大容量、低功耗的内存技术。它在各种电子设备中被广泛使用,包括计算机、笔记本电脑、服务器等。随着技术的进步,DDR3的发展也在不断推进,为用户提供更好的体验和性能。 ### 回答3: Allegro DDR3(又称为Allegro Double Data Rate 3)是一种计算机内存技术,它为电子设备提供了更高的数据传输速率和更高的带宽。 DDR3是DDR (Double Data Rate) 技术的第三个版本,是在DDR2技术的基础上改进和升级的。相比于DDR2,DDR3有更高的数据传输速率和更低的功耗。 Allegro DDR3使用了先进的制造工艺,可以提供数据传输速率高达1600 MHz。它采用了高频率和低电压的设计,以提高内存的效能和性能。相对于旧款的DDR2内存,使用DDR3内存可以更好地满足现代计算需求,更快地处理和传输数据。 Allegro DDR3还具备一些其他的优点。首先,它支持双通道并发,可以同时读取和写入数据,提高系统的响应速度。其次,DDR3比DDR2更节能,可以降低电脑系统的能耗,延长电池寿命。此外,DDR3内存还具备更高的容量扩展性,允许用户增加更多的内存,以满足不同的应用需求。 总的来说,Allegro DDR3内存是一种现代化的计算机内存技术,具有更高的数据传输速率、更低的功耗和更高的容量扩展性。它被广泛应用于计算机、服务器、笔记本电脑和其他电子设备中,以提供更出色的性能和更好的用户体验。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值